一种流水线型模数转换器制造技术

技术编号:14802800 阅读:70 留言:0更新日期:2017-03-14 23:16
本发明专利技术公开了一种流水线型模数转换器。利用随机码产生器生成伪随机码,通过最小均方算法使伪随机码能跟随运算放大器的增益误差,校正电容失配和运算放大器的有限增益,因而能采用容值较小的电容和低增益运放,能在保证流水线型模数转换器精度的同时大幅降低流水线型模数转换器的功耗;利用Flash结构模数转换单元在采样相对输入信号进行量化,利用译码器将量化结果进行译码转换后对运算放大器的增益进行校正,调节其非线性,使运算放大器的非线性失真满足精度要求,进一步提高流水线型模数转换器的精度。

【技术实现步骤摘要】

本专利技术属于模数转换器
,更具体地,涉及一种流水线型模数转换器
技术介绍
模数转换器是一种将模拟信号转换成数字信号的器件,可分为以下几种类型:闪烁型(Flash)、两步型(Two-Step)、折叠型(Folding)、流水线型(Pipeline)、连续逼近型(Successive-Approximation)和过采样型(Over-Sampling)。每种结构都有其优缺点,需要根据不同的场合选择不同的电路结构,在高速高精度的应用场合中,流水线型结构已经被证明是一种最有效的结构。如图1所示,流水线型模数转换器包括采样保持模块、N级转换电路和数字校正模块。首先,采样保持模块对输入的模拟信号进行采样,当采样率和分辨率要求较高时,采样保持器不可省略,否则时钟抖动引起的误差将降低流水线型模数转换器的性能。采样保持模块将采样到的模拟信号输出至第一级转换电路,第一级转换电路将模拟信号量化为高位数字信号,同时输出残差信号给第二级转换电路,依次类推,直到最后一级转换电路(第N级转换电路)。每一级转换电路的数字输出组成N位的数字输出。其中,每一级转换电路输出的残差信号的精度直接决定了流水线型模数转换器的精度,因而对流水线型模数转换器的整体性能起到了至关重要的作用。在现有的各级转换电路中,为使残差信号放大器的增益达到理想值(例如,对1.5bit结构的残差放大器,理想增益为2;对2.5bit结构的残放大器,理想增益为4),一般在残差放大器中采用运算放大器。由于应用环境一般对流水线型模数转换器的精度和速度要求较高,因而对运算放大器的要求也较高,这将导致运算放大器产生大量的功耗,使运算放大器的功耗成为流水线型模数转换器的功耗的主要来源。由于便携式设备的普及与发展,对流水线型模数转换器功耗的要求越来越高,因此,如何在保证流水线型模数转换器精度的同时降低其功耗成为亟待解决的问题。
技术实现思路
针对现有技术的以上缺陷或改进需求,本专利技术提供了一种流水线型模数转换器,能同时校正流水线型模数转换器的线性失真和非线性失真,显著提高流水线型模数转换器的精度,同时能大幅降低流水线型模数转换器的功耗。为实现上述目的,本专利技术提供了一种流水线型模数转换器,其特征在于,包括依次连接的采样保持模块、多级转换电路和数字校正模块;所述多级转换电路的级数为N,第i级转换电路包括模数转换模块、数模转换模块、随机码产生器、计算模块和运算放大器,所述模数转换模块的输入端和所述计算模块的第一输入端连接后作为所述第i级转换电路的输入端,所述模数转换模块的第一输出端连接所述数字校正模块,所述模数转换模块的第二输出端连接所述数模转换模块的第一输入端,所述随机码产生器的输出端连接所述数模转换模块的第二输入端,所述数模转换模块的输出端连接所述计算模块的第二输入端,所述计算模块的输出端连接所述运算放大器的第一输入端,所述运算放大器的输出端作为所述第i级转换电路的输出端;所述随机码产生器用于生成能跟随所述运算放大器的增益误差的伪随机码,所述第i级转换电路利用所述伪随机码校正所述运算放大器的输出结果,使所述运算放大器的增益逐渐逼近其理想值,其中,i=1,2,…,N-1。优选地,所述第i级转换电路还包括Flash结构模数转换单元和译码器,所述Flash结构模数转换单元的输入端连接所述第i级转换电路的输入端,所述Flash结构模数转换单元的输出端连接所述译码器的输入端,所述译码器的输出端连接所述运算放大器的第二输入端;所述Flash结构模数转换单元在采样相对所述第i级转换电路的输入信号进行量化后,将量化结果输出至所述译码器,所述译码器对量化结果进行译码转换后对所述运算放大器的增益进行校正,减小所述运算放大器的非线性失真。优选地,所述译码器通过对所述运算放大器的输出信号范围进行分段,为每个输出信号段生成对应的校正码,对所述运算放大器的增益进行校正,使所述运算放大器的增益趋近于理想值。总体而言,通过本专利技术所构思的以上技术方案与现有技术相比,具有以下有益效果:利用随机码产生器生成伪随机码,通过最小均方算法使伪随机码能跟随运算放大器的增益误差,校正电容失配和运算放大器的有限增益,因而能采用容值较小的电容和低增益运放,能在保证流水线型模数转换器精度的同时大幅降低流水线型模数转换器的功耗;利用Flash结构模数转换单元在采样相对输入信号进行量化,利用译码器将量化结果进行译码转换后对运算放大器的增益进行校正,调节其非线性,使运算放大器的非线性失真满足精度要求,进一步提高流水线型模数转换器的精度。附图说明图1是流水线型模数转换器的基本结构框图;图2是本专利技术一个实施例的子转换电路的结构示意图;图3是本专利技术另一个实施例的子转换电路的结构示意图;图4是图3所示的子转换电路的传输曲线。具体实施方式为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限定本专利技术。此外,下面所描述的本专利技术各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。如图1所示,在流水线型模数转换器中,第N级转换电路为Flash结构模数转换单元,第一级转换电路至第(N-1)级转换电路采用相同的结构,如图2所示。以第一级转换电路为例,其包括模数转换模块、数模转换模块、随机码产生器、计算模块204和运算放大器205。模数转换模块的输入端和计算模块204的第一输入端连接后作为第一级转换电路的输入端,模数转换模块的第一输出端连接数字校正模块,模数转换模块的第二输出端连接数模转换模块的第一输入端,随机码产生器的输出端连接数模转换模块的第二输入端,数模转换模块的输出端连接计算模块204的第二输入端,计算模块204的输出端连接运算放大器205的第一输入端,运算放大器205的输出端作为第一级转换电路的输出端。以1.5bit结构的运算放大器为例,首先,模数转换模块将第一级转换电路的输入信号进行粗量化,将量化结果d1输出至数字校正模块,并产生控制信号输出至数模转换模块,数模转换模块的输出信号和第一级转换电路的输入信号在计算模块204中进行减法运算后,输入至运算放大器205,运算放大器205的输出即为第一级转换电路的输出。如果没有伪随机码的输入,由于电容失配和运放的有限增益,运算放大器205的增益将偏离理想本文档来自技高网
...

【技术保护点】
一种流水线型模数转换器,其特征在于,包括依次连接的采样保持模块、多级转换电路和数字校正模块;所述多级转换电路的级数为N,第i级转换电路包括模数转换模块、数模转换模块、随机码产生器、计算模块和运算放大器,所述模数转换模块的输入端和所述计算模块的第一输入端连接后作为所述第i级转换电路的输入端,所述模数转换模块的第一输出端连接所述数字校正模块,所述模数转换模块的第二输出端连接所述数模转换模块的第一输入端,所述随机码产生器的输出端连接所述数模转换模块的第二输入端,所述数模转换模块的输出端连接所述计算模块的第二输入端,所述计算模块的输出端连接所述运算放大器的第一输入端,所述运算放大器的输出端作为所述第i级转换电路的输出端;所述随机码产生器用于生成能跟随所述运算放大器的增益误差的伪随机码,所述第i级转换电路利用所述伪随机码校正所述运算放大器的输出结果,使所述运算放大器的增益逐渐逼近其理想值,其中,i=1,2,…,N‑1。

【技术特征摘要】
1.一种流水线型模数转换器,其特征在于,包括依次连接的采样保持
模块、多级转换电路和数字校正模块;所述多级转换电路的级数为N,第i
级转换电路包括模数转换模块、数模转换模块、随机码产生器、计算模块
和运算放大器,所述模数转换模块的输入端和所述计算模块的第一输入端
连接后作为所述第i级转换电路的输入端,所述模数转换模块的第一输出端
连接所述数字校正模块,所述模数转换模块的第二输出端连接所述数模转
换模块的第一输入端,所述随机码产生器的输出端连接所述数模转换模块
的第二输入端,所述数模转换模块的输出端连接所述计算模块的第二输入
端,所述计算模块的输出端连接所述运算放大器的第一输入端,所述运算
放大器的输出端作为所述第i级转换电路的输出端;所述随机码产生器用于
生成能跟随所述运算放大器的增益误差的伪随机码,所述第i级转换电路利
用所述伪随机码校正所述运算放大器的输出结果,使所述运算放大器的增
益逐...

【专利技术属性】
技术研发人员:敖海唐亮
申请(专利权)人:苏州芯动科技有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1