检测电阻转换为数字的电路制造技术

技术编号:14555297 阅读:99 留言:0更新日期:2017-02-05 04:32
本发明专利技术提供了一种检测电阻转换为数字的电路,包括多个电流源、多个受控开关、开关S1、开关S2、电阻R1、电阻R2、开关S3、开关S4、开关S5、开关S6、比较器I5、第一计数器、第二计数器以及解码器;其中,所述电流源的一端接地,另一端连接所述受控开关的一端,受控开关的另一端连接开关S1的一端、开关S2的一端;开关S1的另一端连接电阻R1的一端,电阻R1的另一端连接电源端口,开关S2的另一端连接电阻R2的一端,电阻R2的另一端连接电源端口;本发明专利技术电路简单有效,布版图的面积小,精度高,并且采用多电阻的组合,可实现可扩展的多个初始寄存器比较阈值;本发明专利技术的电路可以工作在不同的电源电压下而不影响最终结果。

Circuit for detecting resistance into digital

The invention provides a detection resistor into a digital circuit, including a plurality of current sources, a controlled switch, a switch S1 and a switch S2, a resistor R1 and a resistor R2, a switch S3 and a switch S4, a switch S5 and a switch S6, comparator I5, a first counter, second counter and decoder; wherein, one end of the current source is connected, the other end is connected with the controlled switch is controlled switch connected to the other end of the switch at the end of the S1, the switch S2 end; the other end is connected with the R1 end of the switch resistor S1, resistor R1 is connected to the other end of the power supply port, the other end is connected with the open end of the R2 resistance S2 the resistor R2 is connected to the other end of the power supply port; the circuit of the invention is simple and effective, cloth layout area is small, high precision, and the combination of multi resistance, can realize a number of initial register scalable threshold comparison; The circuit of the invention can operate at different supply voltages without affecting the final result.

【技术实现步骤摘要】

本专利技术涉及电路测量,具体地,涉及一种检测电阻转换为数字的电路
技术介绍
在很多的电路应用中,需要在电路上电的初始时,给电路内部的寄存器设定一个比较阈值。用这个比较阈值作为很多信号检测电路的比较基准,如果电路检测到的信号超出了这个设定的阈值,则输出中断,警报或者使电路进入新的状态等。为了灵活的设置这个阈值有很多的办法,比如采用写寄存器、EEPROM(ElectricallyErasableProgrammableRead-OnlyMemory,带电可擦可编程只读存储器)、MTP(MultipleTimeProgrammable,多次可擦写编程)以及检测外接电阻、电容等多种方法实现。简单,快速有效并低成本的初始化芯片的寄存器值在很多芯片应用中都有需求。目前的电阻检测方法中,电路复杂且为单电阻检测,比如申请号为CN201320528726.3的专利申请,名称为一种电阻检测电路,使用了电流比较器,基准源产生电路,延时电路等,不仅电路复杂,而检测的仅仅是单个电阻。
技术实现思路
针对现有技术中的缺陷,本专利技术的目的是提供一种检测电阻转换为数字的电路。根据本专利技术提供的检测电阻转换为数字的电路,包括多个电流源、多个受控开关、开关S1、开关S2、电阻R1、电阻R2、开关S3、开关S4、开关S5、开关S6、比较器I5、第一计数器、第二计数器以及解码器;其中,所述电流源的一端接地,另一端连接所述受控开关的一端,受控开关的另一端连接开关S1的一端、开关S2的一端;开关S1的另一端连接电阻R1的一端,电阻R1的另一端连接电源端口,开关S2的另一端连接电阻R2的一端,电阻R2的另一端连接电源端口;开关S3的一端连接电阻R1的一端,另一端连接比较器I5的反相输入端;所述比较器I5的同相输入端输入电压VR;当比较器I5的反相输入端的输入电压小于电压VR时,比较器I5的输出端向所述第一计数器或所述第二计数器输出FLAG信号;当所述第一计数器或所述第二计数器收到FLAG信号时,停止计数;开关S5的一端、开关S6的一端连接时钟信号源,开关S5的另一端连接所述第一计数器的信号输入端,开关S6的另一端连接所述第二计数器的信号输入端;所述解码器一方面用于将所述第一计数器和所述第二计数器输入的计数信号进行解码生成比较阈值信号,并将所述比较阈值信号输出至寄存器,另一方面用于控制受控开关、开关S1、开关S2、开关S3、开关S4、开关S5、开关S6的开闭。优选地,所述受控开关采用受控开关NMOS管;所述开关S1采用PMOS管M14,所述开关S2采用PMOS管M11,所述开关S3采用PMOS管M12,所述开关S4采用PMOS管M13;电流源NMOS管的S极连接电流源,D极连接PMOS管M14的S极、PMOS管M11的S极;PMOS管M14的D极一方面连接电阻R1的一端,另一方面连接PMOS管M12的S极;PMOS管M11的D极一方面连接电阻R2的一端,另一方面连接PMOS管M13的S极;PMOS管M12的D极、PMOS管M13的D极连接比较器I5的反相输入端;所述解码器的第一选择输出端口连接PMOS管M14的G极、PMOS管M12的G极以及开关S5的控制端;所述解码器的第二选择输出端口连接PMOS管M11的G极、PMOS管M13的G极以及开关S6的控制端;所述解码器的输出口B3连接受控开关NMOS管的G极。优选地,还包括电阻R3、电阻R4、电阻R5、电阻R6、电阻R7、误差运放I21、PMOS管M1以及NMOS管M2;所述电流源采用电流源NMOS管;电阻R3的一端连接电源端口,另一端连接电阻R4的一端,电阻R4的另一端接地,电阻R5的一端连接电源端口,另一端连接电阻R6的一端,电阻R6的另一端接地;电阻R7的一端连接电源端口,另一端连接PMOS管M1的D极,PMOS管M1的S极连接NMOS管M2的D极,NMOS管M2的S极接地;误差运放I21的反相输入端连接电阻R7的另一端,同相输入端连接电阻R3的另一端,输出端连接PMOS管M1的G极;NMOS管M2的G极连接PMOS管M1的S极、电流源NMOS管的G极。优选地,所述电流源、与所述受控开关一一对应。优选地,所述电流源的数量为4个,分别为电流源NMOS管M3、电流源NMOS管M4、电流源NMOS管M5、电流源NMOS管M6;所述受控开关NMOS管的数量为4个,分别为受控开关NMOS管M7、受控开关NMOS管M8、受控开关NMOS管M9、受控开关NMOS管M10;受控开关NMOS管M7的D极、受控开关NMOS管M8的D极、受控开关NMOS管M9的D极、受控开关NMOS管M10的D极连接PMOS管M14的S极、PMOS管M11的S极;受控开关NMOS管M7的S极连接电流源NMOS管M3的D极,受控开关NMOS管M8的S极连接电流源NMOS管M4的D极,受控开关NMOS管M9的S极连接电流源NMOS管M5的D极、受控开关NMOS管10的S极连接电流源NMOS管M6的D极;受控开关NMOS管M7的G极、受控开关NMOS管M8的G极、受控开关NMOS管M9的G极、受控开关NMOS管M10的G极连接所述解码器的输出口B3;电流源NMOS管M3的S极、电流源NMOS管M4的S极、电流源NMOS管M5的S极、电流源NMOS管M6的S极接地;电流源NMOS管M3的G极、电流源NMOS管M4的G极、电流源NMOS管M5的G极、电流源NMOS管M6的G极连接NMOS管M2的G极;比较器I5的同相输入端连接电阻R5的另一端。与现有技术相比,本专利技术具有如下的有益效果:1、本专利技术电路简单有效,布版图的面积小,精度高,并且采用多电阻的组合,可以实现可扩展的多个初始寄存器比较阈值;2、本专利技术的电路可以工作在不同的电源电压下而不影响最终结果;3、本专利技术通过芯片外接的2个电阻的组合,可以快速有效的初始化芯片的寄存器值,这个寄存器值作为后续电路的比较阈值,由于是2个不同电阻的组合,可以实现多达几十个不同的比较阈值。附图说明通过阅读参照以下附图对非限制性实施例所作的详细描述,本专利技术的其它特征、目的和优点将会变得更明显:图1为本专利技术的结构示意图;图2为本专利技术中模拟部分的结构示意图。具体实施方式下面结合具体实施例对本专利技术进行详细说明。以下实施例将有助于本领域的技术人员进一步理解本专利技术,但不以任何形式限制本专利技术。应当指出的是,对本领域的普通技术人员来说,在不脱离本专利技术构思的前提下,还可以做出若干变形和改进。这些都属于本专利技术的保护范围。在本实施例中,本专利技术提供的检测电阻转换为数字的电路,包括多个电流源、多个受控开关、开关S1、开关S2、电阻R1、电阻R2、开关S3、开关S4、开关S5、开关S6、比较器I5、第一计数器、第二计数器以及解码器;其中,所述电流源的一端接地,另一端连接所述受控开关的一端,受控本文档来自技高网...

【技术保护点】
一种检测电阻转换为数字的电路,其特征在于,包括多个电流源、多个受控开关、开关S1、开关S2、电阻R1、电阻R2、开关S3、开关S4、开关S5、开关S6、比较器I5、第一计数器、第二计数器以及解码器;其中,所述电流源的一端接地,另一端连接所述受控开关的一端,受控开关的另一端连接开关S1的一端、开关S2的一端;开关S1的另一端连接电阻R1的一端,电阻R1的另一端连接电源端口,开关S2的另一端连接电阻R2的一端,电阻R2的另一端连接电源端口;开关S3的一端连接电阻R1的一端,另一端连接比较器I5的反相输入端;所述比较器I5的同相输入端输入电压VR;当比较器I5的反相输入端的输入电压小于电压VR时,比较器I5的输出端向所述第一计数器或所述第二计数器输出FLAG信号;当所述第一计数器或所述第二计数器收到FLAG信号时,停止计数;开关S5的一端、开关S6的一端连接时钟信号源,开关S5的另一端连接所述第一计数器的信号输入端,开关S6的另一端连接所述第二计数器的信号输入端;所述解码器一方面用于将所述第一计数器和所述第二计数器输入的计数信号进行解码生成比较阈值信号,并将所述比较阈值信号输出至寄存器,另一方面用于控制受控开关、开关S1、开关S2、开关S3、开关S4、开关S5、开关S6的开闭。...

【技术特征摘要】
1.一种检测电阻转换为数字的电路,其特征在于,包括多个电流源、多个受控开
关、开关S1、开关S2、电阻R1、电阻R2、开关S3、开关S4、开关S5、开关S6、比较
器I5、第一计数器、第二计数器以及解码器;
其中,所述电流源的一端接地,另一端连接所述受控开关的一端,受控开关的另一
端连接开关S1的一端、开关S2的一端;开关S1的另一端连接电阻R1的一端,电阻R1
的另一端连接电源端口,开关S2的另一端连接电阻R2的一端,电阻R2的另一端连接
电源端口;
开关S3的一端连接电阻R1的一端,另一端连接比较器I5的反相输入端;所述比
较器I5的同相输入端输入电压VR;当比较器I5的反相输入端的输入电压小于电压VR
时,比较器I5的输出端向所述第一计数器或所述第二计数器输出FLAG信号;当所述第
一计数器或所述第二计数器收到FLAG信号时,停止计数;
开关S5的一端、开关S6的一端连接时钟信号源,开关S5的另一端连接所述第一
计数器的信号输入端,开关S6的另一端连接所述第二计数器的信号输入端;
所述解码器一方面用于将所述第一计数器和所述第二计数器输入的计数信号进行
解码生成比较阈值信号,并将所述比较阈值信号输出至寄存器,另一方面用于控制受控
开关、开关S1、开关S2、开关S3、开关S4、开关S5、开关S6的开闭。
2.根据权利要求1所述的检测电阻转换为数字的电路,其特征在于,所述受控开
关采用受控开关NMOS管;所述开关S1采用PMOS管M14,所述开关S2采用PMOS管M11,
所述开关S3采用PMOS管M12,所述开关S4采用PMOS管M13;
电流源NMOS管的S极连接电流源,D极连接PMOS管M14的S极、PMOS管M11的S
极;PMOS管M14的D极一方面连接电阻R1的一端,另一方面连接PMOS管M12的S极;
PMOS管M11的D极一方面连接电阻R2的一端,另一方面连接PMOS管M13的S极;
PMOS管M12的D极、PMOS管M13的D极连接比较器I5的反相输入端;
所述解码器的第一选择输出端口连接PMOS管M14的G极、PMOS管M12的G极以及
开关S5的控制端;
所述解码器的第二选择输出端口连接PMOS管M11的G极、PMOS管M13的G极以及
开关S6的控制端;
所述解码器的输出口B3连接受控开关NMOS管的G极。
3.根据权利要...

【专利技术属性】
技术研发人员:谢芳
申请(专利权)人:上海申矽凌微电子科技有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1