能够减小传输信号中的峰值电流的半导体装置和系统制造方法及图纸

技术编号:14549398 阅读:104 留言:0更新日期:2017-02-04 22:28
一种半导体装置,包括第一输出控制单元和第二输出控制单元。第一输出控制单元包括多个同相管和多个反相管。同相管将输入信号同相并且将同相的输入信号输出至信号传输线作为传输信号,反相管将输入信号反相并且将反相的输入信号输出至信号传输线作为传输信号。第二输出控制单元包括多个同相管和多个反相管。同相管将传输信号同相并且输出同相的传输信号,反相管将传输信号反相并且输出反相的传输信号。

【技术实现步骤摘要】
相关申请的交叉引用本申请要求2014年10月8日提交给韩国知识产权局的申请号为10-2014-0135707的韩国专利申请的优先权,其全部内容通过引用合并于此。
本专利技术的实施例总体而言涉及一种半导体装置,具体而言,在一个或更多个实施例中涉及一种能够在信号传输期间减小峰值电流的半导体装置和系统。
技术介绍
一般而言,半导体装置包括用于传输信号的多个信号传输线,其长度可以根据信号线配置而改变。当电信号经由长的信号传输线传输时,传输期间的信号强度的衰减可能引起接收器电路对传输信号解码时的错误。当低电压信号正经由长的信号传输线传输时,衰减可能变得更加严重。半导体装置可以包括信号传输线上的中继器以补偿所述衰减。中继器可以放大经由信号传输线传输的信号,以使得接收器电路能够无误地识别信号。图1是说明已知信号传输电路10的电路图。参考图1,信号传输电路10包括信号传输线11、第一中继器12和第二中继器13。第一中继器12和第二中继器13在整个信号传输线11上以均匀间隔分离地配置。例如,第一中继器12配置在信号传输线11的三分之一处,第二中继器13配置在信号传输线11的三分之二处。当输入信号IN以顺序逻辑电平“L”(逻辑低)、“L”、“L”、“L”被输入时,第一中继器12与第二中继器13之间的信号传输线11的逻辑电平不改变。因此,信号传输电路10消耗的功率少,其中不出现峰值电流。然而,当输入信号IN以触发逻辑电平诸如“L”、“H”(逻辑高)、“L”、“H”的顺序被输入时,第一中继器12与第二中继器13之间的信号传输线11的逻辑电平保持在逻辑电平之间触发。因此,信号传输电路10消耗的功率多,其中会出现峰值电流。
技术实现思路
在本专利技术的一个实施例中,一种半导体装置或系统可以包括输出控制单元,上述输出控制单元包括同相管和反相管。输出控制单元可以对数据进行编码和解码,使得在信号传输期间的电流消耗量最优化。在本专利技术的一个实施例中,一种半导体装置可以包括:第一输出控制单元,其包括:多个同相管,所述多个同相管被配置为将输入信号同相并且将同相的输入信号输出至信号传输线作为传输信号;以及多个反相管,所述多个反相管被配置为将输入信号反相并且将反相的输入信号输出至信号传输线作为传输信号;以及第二输出控制单元,其包括:多个同相管,所述多个同相管被配置为将传输信号同相并且输出同相的传输信号;以及多个反相管,所述多个反相管被配置为将传输信号反相并且输出反相的传输信号。在本专利技术的一个实施例中,一种系统可以包括:层叠裸片,其包括第一输出控制单元,所述第一输出控制单元被配置为通过对齐从存储磁芯输出的数据来输出传输数据;以及基础裸片,其包括第二输出控制单元,所述第二输出控制单元被配置为经由穿通通孔接收传输数据,并且通过对齐传输数据来将输出数据输出。第一输出控制单元可以包括:多个同相管,其配置为将从存储磁芯输出的一部分数据同相并且输出至信号传输线;以及多个反相管,其配置为将从存储磁芯输出的另一部分数据反相并且输出至信号传输线。第二输出控制单元可以包括:多个同相管,其配置为将一部分传输数据同相并且输出;以及多个反相管,其配置为将另一部分传输数据反相并且输出。附图说明结合附图来描述特征、方面和实施例,其中:图1是说明现有的信号传输电路的电路图,图2的说明根据本公开的一个实施例的半导体装置的框图,图3是说明图2所示的同相管的电路图,图4是说明图2所示的反相管的电路图,图5是说明根据本公开的一个实施例的系统的示意图,图6是说明图5所示的存储器的示意图,以及图7是说明图6所示的基础裸片和多个层叠裸片之一的配置的示意图。具体实施方式参考图2,半导体设备1可以包括第一输出控制单元110和第二输出控制单元120。第一输出控制单元110可以接收多个输入信号IS<0:n>(例如,n是等于或大于2的整数)。第一输出控制单元110和第二输出控制单元120可以经由信号传输线130彼此耦接。第二输出控制单元120可以响应于经由信号传输线130传输的信号来输出多个输出信号OS<0:n>。第一输出控制单元110可以产生多个传输信号TS<0:n>,例如通过对齐多个输入信号IS<0:n>。第一输出控制单元110可以将多个传输信号TS<0:n>经由信号传输线130传输至第二输出控制单元120。第二输出控制单元120可以接收经由信号传输线130传输的多个传输信号TS<0:n>。第二输出控制单元120可以产生多个输出信号OS<0:n>,例如通过对齐多个传输信号TS<0:n>。信号传输线130可以包括传输负载。例如,至少部分信号传输线130可以起电力负载的作用。第一输出控制单元110可以通过将多个输入信号IS<0:n>的一部分同相来产生多个传输信号TS<0:n>的一部分,可以通过将多个输入信号IS<0:n>的另一部分反相来产生多个传输信号TS<0:n>的另一部分。第二输出控制单元120可以通过将多个传输信号TS<0:n>的一部分同相来产生多个传输信号OS<0:n>的一部分,可以通过将多个传输信号TS<0:n>的另一部分反相来产生多个输出信号OS<0:n>的另一部分。在本专利技术的一个实施例中,可以由第二输出控制单元120通过将部分多个传输信号TS<0:n>同相来产生部分多个输出信号OS<0:n>,所述多个传输信号TS<0:n>由第一输出控制单元110通过将部分多个输入信号IS<0:n>同相而产生。在本专利技术的一个实施例中,可以由第二输出控制单元120通过将多个传输信号TS<0:n>的另一部分反相来产生多个输出信号OS<0:n>的另一部分,所述多个传输信号TS<0:n>由第一输出控制单元110通过将多个输入信号IS<0:n>的另一部分反相而产生。第一输出控制单元110可以储存多个连续输入的输入信号IS<0:n>,可以连续输出多个传输信号TS<0:n>。例如,已经连续输入的多个输入信号IS<0:n>中的每个可以利用多个管来并行地储存在第一输出控制单元110中。第一输出控制单元110可以产生多个传输信号TS<0:n>,其逻辑电平不同于多个输入信号IS<0:n>。本文档来自技高网
...

【技术保护点】
一种半导体装置,包括:第一输出控制单元,其包括多个同相管和多个反相管;以及第二输出控制单元,其包括多个同相管和多个反相管,其中,第一输出控制单元的同相管配置为将输入信号同相并且将同相的输入信号输出至信号传输线作为传输信号,第一输出控制单元的反相管配置为将输入信号反相并且将反相的输入信号输出至信号传输线作为传输信号,第二输出控制单元的同相管配置为将传输信号同相并且输出同相的传输信号,第二输出控制单元的反相管配置为将传输信号反相并且输出反相的传输信号。

【技术特征摘要】
2014.10.08 KR 10-2014-01357071.一种半导体装置,包括:
第一输出控制单元,其包括多个同相管和多个反相管;以及
第二输出控制单元,其包括多个同相管和多个反相管,
其中,第一输出控制单元的同相管配置为将输入信号同相并且将同相的输入信号输
出至信号传输线作为传输信号,第一输出控制单元的反相管配置为将输入信号反相并且
将反相的输入信号输出至信号传输线作为传输信号,第二输出控制单元的同相管配置为
将传输信号同相并且输出同相的传输信号,第二输出控制单元的反相管配置为将传输信
号反相并且输出反相的传输信号。
2.如权利要求1所述的半导体装置,其中,包括在第一输出控制单元中的所述多个
同相管和所述多个反相管通过响应于多个第一输入控制信号按顺序且交替地操作来接收
输入信号。
3.如权利要求2所述的半导体装置,其中,包括在第一输出控制单元中的所述多个
同相管和所述多个反相管通过响应于多个第一输出控制信号按顺序且交替地操作来输出
传输信号。
4.如权利要求3所述的半导体装置,其中,包括在第一输出控制单元中的所述多个
同相管中的每个同相管,包括:
第一反相驱动器,其配置为响应于相应的所述多个第一输入控制信号中的一个信号
来使输入信号反相;
第一锁存部,其配置为锁存第一反相驱动器的输出;以及
第二反相驱动器,其配置为通过响应于相应的所述多个第一输出控制信号中的一个
信号而使第一锁存部的输出反相来输出传输信号。
5.如权利要求4所述的半导体装置,其中,包括在第一输出控制单元中的所述多个
反相管中的每个反相管包括:
通过门,其配置为响应于相应的所述多个第一输入控制信号中的一个而使输入信号
通过;
第二锁存部,其配置为锁存通过门的输出;以及
第三反相驱动器,其配置为通过响应于相应的所述多个第一输出控制信号中的一个
使第二锁存部的输出反相来输出传输信号。
6.如权利要求1所述的半导体装置,其中,包括在第二输出控制单元中的...

【专利技术属性】
技术研发人员:朴珉秀丘泳埈
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1