一种电路制造技术

技术编号:14347843 阅读:85 留言:0更新日期:2017-01-04 18:29
本发明专利技术关于一种电路,用于产生斜坡信号,电路包括分压电路、N级栅极驱动电路及输出电路。分压电路的两端耦接共通电平及高电平且具有输出电压递增的第一节点至第N节点;N级栅极驱动电路包含相互串接并可逐级开启的第一栅极驱动电路至第N栅极驱动电路;输出电路包括输出薄膜晶体管及第一开启薄膜晶体管至第N开启薄膜晶体管,开启薄膜晶体管的栅极分别单独耦接对应的栅极输出信号,节点分别耦接至对应的开启薄膜晶体管的源极或漏极的其中之一,开启薄膜晶体管的另一极耦接输出薄膜晶体管的源极以作为输出端;其中,电路工作时,N级栅极驱动电路逐级开启,以将第一节点至第N节点的输出电压依次地输出至输出电路以输出斜坡信号。

【技术实现步骤摘要】

本专利技术涉及一种电路,尤其涉及一种可产生斜坡信号的电路。
技术介绍
现有技术中,藉由GOA(gateonarray)的技术让显示面板的两侧不再被栅极驱动芯片占用空间,从而达到窄边框的效果。但是直接将驱动电路制作于基板,会造成驱动电路的驱动能力不足,在大尺寸面板的输出负载条件下,更是特别严重。由于驱动能力不足,信号上升时间(Risingtime)和下降时间(Fallingtime)变慢,使得面板存在着可靠性的问题。随着面板分辨率和尺寸不断的上升,GOA的推动能力将会到达极限,要解决根本的问题就必须改变现有的驱动方式。现有一种驱动方式是让栅极脉冲透过缓冲器的方式传递,使信号从栅极驱动电路到扫描线上可以一级一级地传递,这样的电路设计拥有两个功能,隔离阻抗和增强下一级信号的功能。另外,可在像素内串联两颗薄膜晶体管(TFT),两颗TFT的栅极分别接到扫描线(scanline)和数据线(dataline),将原本数据线的模拟信号改成脉冲宽度调变(pulsewidthmodulation)去对斜坡信号(rampsignal)做电压的选择,因为数据线是数字驱动的信号,只要结合缓冲器电路,就可以分别改善数据线和扫描线信号失真(distortion)的问题。但是斜坡信号依然存在信号失真的问题,且不易控制斜率。此外,如果将产生斜坡信号电路使用TFT制作于玻璃基板上,由于TFT的增益不如CMOS管,无法得到合适的斜坡波形;所以我们必须设计出产生新的斜坡信号电路于显示区内,来克服斜坡信号失真的问题。
技术实现思路
为解决上述斜坡信号失真且不易控制斜率的问题,本专利技术提供一种电路。上述的电路包括:分压电路,该分压电路的两端分别耦接共通电平及高电平,且该分压电路具有第一节点至第N节点,该第一节点至该第N节点的输出电压递增;N级栅极驱动电路,包含相互串接并可逐级开启的第一栅极驱动电路至第N栅极驱动电路,该第一栅极驱动电路至该第N栅极驱动电路分别具有对应的第一栅极输出信号至第N栅极输出信号,以及输出电路,该输出电路包括输出薄膜晶体管及第一开启薄膜晶体管至第N开启薄膜晶体管,该输出薄膜晶体管的栅极耦接输出使能信号,该第一开启薄膜晶体管至该第N开启薄膜晶体管的栅极分别单独耦接对应的该第一栅极输出信号至该第N栅极输出信号,该第一节点至该第N节点分别耦接至对应的该第一开启薄膜晶体管至该第N开启薄膜晶体管的源极或漏极的其中之一,该第一开启薄膜晶体管至该第N开启薄膜晶体管的源极或漏极的其中另一耦接该输出薄膜晶体管的源极以作为输出端,该输出薄膜晶体管的漏极耦接该共通电平,或者,该第一开启薄膜晶体管至该第N开启薄膜晶体管的源极或漏极的其中另一耦接该输出薄膜晶体管的漏极以作为输出端,该输出薄膜晶体管的源极耦接该共通电平;其中,该电路工作时,该N级栅极驱动电路的该第一栅极驱动电路至该第N栅极驱动电路逐级开启,以将该第一节点至该第N节点的输出电压依次地输出至该输出电路,该输出端输出斜坡信号。作为可选的技术方案,该第一栅极驱动电路接收第一开启信号,该第一开启信号用以自该第一栅极驱动电路来逐级开启该N级栅极驱动电路。作为可选的技术方案,该第N栅极驱动电路接收第二开启信号,该第二开启信号用以自该第N栅极驱动电路来逐级开启该N级栅极驱动电路。作为可选的技术方案,该分压电路由第一分压薄膜晶体管至第N分压薄膜晶体管的非栅极的另两极串联而成,该第一节点至该第N节点依次位于该第一分压薄膜晶体管至该第N分压薄膜晶体管的相邻的两个分压薄膜晶体管之间。作为可选的技术方案,该第一分压薄膜晶体管至该第N分压薄膜晶体管的栅极分别独自耦接对应的该第一节点至该第N节点。作为可选的技术方案,该第一分压薄膜晶体管至该第N分压薄膜晶体管的栅极分别独自耦接第一偏压至第N偏压,该第一偏压至该第N偏压相同或递增。作为可选的技术方案,该电路还包括频率产生电路,该频率产生电路产生第一频率信号及第一反相频率信号,该第一栅极驱动电路至该第N栅极驱动电路均分别接收该第一频率信号及该第一反相频率信号。作为可选的技术方案,该电路还包括缓冲电路,该缓冲电路接收该第一频率信号及该第一反相频率信号并用来消除该第一频率信号及该第一反相频率信号的失真。作为可选的技术方案,该输出使能信号在该第一频率信号及该第一反相频率信号均不输出高电平时输出高电平。作为可选的技术方案,该频率产生电路还产生第二频率信号及第二反相频率信号,该第一栅极驱动电路至该第N栅极驱动电路中的奇数级栅极驱动电路分别接收该第一频率信号及该第一反相频率信号,而偶数级栅极驱动电路分别接收该第二频率信号及该第二反相频率信号。相比于现有技术,本专利技术的电路利用栅极驱动电路依次开启分压电路不同节点上的电压,得到一个类似斜坡信号的信号;进一步,可通过分压电路上的偏压来调整斜坡信号的斜率;另外,栅极驱动电路还可由两相架构变为四相架构,而可得到更逼真的斜坡信号。以下结合附图和具体实施例对本专利技术进行详细描述,但不作为对本专利技术的限定。附图说明图1为本专利技术电路的第一实施方式的示意图;图2为本专利技术电路的第一实施方式的第一波形图;图3为本专利技术分压电路的第二实施方式的示意图;图4为本专利技术分压电路的第三实施方式的示意图;图5为本专利技术电路的耦合输出使能信号的波形图;图6为本专利技术电路的第二实施方式的示意图;图7为本专利技术电路的第二实施方式的波形图。具体实施方式图1为本专利技术电路的第一实施方式的示意图,请参照图1。用于产生斜坡信号的电路100包括分压电路110、N级栅极驱动电路120以及输出电路130。分压电路110的两端分别耦接共通电平Vcom及高电平VGH,为方便描述,本实施方式中以N等于4为例进行说明,分压电路110具有第一节点V1至第N节点VN(本实施例中,VN为V4),第一节点V1至第N节点VN的输出电压递增,当然,在其他实施方式中,N也可不等于4,N的取值满足斜坡信号的要求即可。N级栅极驱动电路120包含相互串接并可逐级开启的第一栅极驱动电路G1至第N栅极驱动电路G4,第一栅极驱动电路G1至第N栅极驱动电路GN(本实施例中,GN为G4)分别具有对应的第一栅极输出信号Gn1至第N栅极输出信号Gn4。输出电路130包括输出薄膜晶体管Q及第一开启薄膜晶体管P1至第N开启薄膜晶体管PN(本实施例中,PN为P4),输出薄膜晶体管Q的栅极耦接输出使能信号OE,第一开启薄膜晶体管P1至第N开启薄膜晶体管P4的栅极分别单独耦接对应的第一栅极输出信号Gn1至第N栅极输出信号Gn4,即上述的栅极与栅极输出信号一一对应地电性连接,第一节点V1至第N节点V4分别耦接至对应的第一开启薄膜晶体管P1至第N开启薄膜晶体管P4的源极或漏极的其中之一,第一开启薄膜晶体管P1至第N开启薄膜晶体管P4的源极或漏极的其中另一耦接输出薄膜晶体管Q的源极以作为输出端Ramp,输出薄膜晶体管Q的漏极耦接共通电平Vcom,或者,第一开启薄膜晶体管P1至第N开启薄膜晶体管P4的源极或漏极的其中另一耦接输出薄膜晶体管Q的漏极以作为输出端Ramp,输出薄膜晶体管Q的源极耦接共通电平Vcom。其中,电路100工作时,N级栅极驱动电路120的第一栅极驱动电路G1至第N栅极驱动电路G4逐级开启,以将第一节点V1至第N节点V4各自的输出电压本文档来自技高网...
一种电路

【技术保护点】
一种电路,用于产生斜坡信号,其特征在于,该电路包括:分压电路,该分压电路的两端分别耦接共通电平及高电平,且该分压电路具有第一节点至第N节点,该第一节点至该第N节点的输出电压递增;N级栅极驱动电路,包含相互串接并可逐级开启的第一栅极驱动电路至第N栅极驱动电路,该第一栅极驱动电路至该第N栅极驱动电路分别具有对应的第一栅极输出信号至第N栅极输出信号;以及输出电路,该输出电路包括输出薄膜晶体管及第一开启薄膜晶体管至第N开启薄膜晶体管,该输出薄膜晶体管的栅极耦接输出使能信号,该第一开启薄膜晶体管至该第N开启薄膜晶体管的栅极分别单独耦接对应的该第一栅极输出信号至该第N栅极输出信号,该第一节点至该第N节点分别耦接至对应的该第一开启薄膜晶体管至该第N开启薄膜晶体管的源极或漏极的其中之一,该第一开启薄膜晶体管至该第N开启薄膜晶体管的源极或漏极的其中另一耦接该输出薄膜晶体管的源极以作为输出端,该输出薄膜晶体管的漏极耦接该共通电平,或者,该第一开启薄膜晶体管至该第N开启薄膜晶体管的源极或漏极的其中另一耦接该输出薄膜晶体管的漏极以作为输出端,该输出薄膜晶体管的源极耦接该共通电平;其中,该电路工作时,该N级栅极驱动电路的该第一栅极驱动电路至该第N栅极驱动电路逐级开启,以将该第一节点至该第N节点的输出电压依次地输出至该输出电路,该输出端输出斜坡信号。...

【技术特征摘要】
1.一种电路,用于产生斜坡信号,其特征在于,该电路包括:分压电路,该分压电路的两端分别耦接共通电平及高电平,且该分压电路具有第一节点至第N节点,该第一节点至该第N节点的输出电压递增;N级栅极驱动电路,包含相互串接并可逐级开启的第一栅极驱动电路至第N栅极驱动电路,该第一栅极驱动电路至该第N栅极驱动电路分别具有对应的第一栅极输出信号至第N栅极输出信号;以及输出电路,该输出电路包括输出薄膜晶体管及第一开启薄膜晶体管至第N开启薄膜晶体管,该输出薄膜晶体管的栅极耦接输出使能信号,该第一开启薄膜晶体管至该第N开启薄膜晶体管的栅极分别单独耦接对应的该第一栅极输出信号至该第N栅极输出信号,该第一节点至该第N节点分别耦接至对应的该第一开启薄膜晶体管至该第N开启薄膜晶体管的源极或漏极的其中之一,该第一开启薄膜晶体管至该第N开启薄膜晶体管的源极或漏极的其中另一耦接该输出薄膜晶体管的源极以作为输出端,该输出薄膜晶体管的漏极耦接该共通电平,或者,该第一开启薄膜晶体管至该第N开启薄膜晶体管的源极或漏极的其中另一耦接该输出薄膜晶体管的漏极以作为输出端,该输出薄膜晶体管的源极耦接该共通电平;其中,该电路工作时,该N级栅极驱动电路的该第一栅极驱动电路至该第N栅极驱动电路逐级开启,以将该第一节点至该第N节点的输出电压依次地输出至该输出电路,该输出端输出斜坡信号。2.如权利要求1所述的电路,其特征在于,该第一栅极驱动电路接收第一开启信号,该第一开启信号用以自该第一栅极驱动电路来逐级开启该N级栅极驱动电路。3.如权利要求1所述的电路,其特征在于,该第N栅极...

【专利技术属性】
技术研发人员:李长益黄郁升
申请(专利权)人:友达光电昆山有限公司友达光电股份有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1