一种GOA电路制造技术

技术编号:13836876 阅读:98 留言:0更新日期:2016-10-15 20:33
本发明专利技术提供一种GOA电路,其包括级联的n级GOA单元,每一级GOA单元均包括:上拉控制模块、上拉模块、下拉模块、自举电容以及方波信号生成模块;其中,上拉控制模块分别与上拉模块、下拉模块以及方波信号生成模块连接。本发明专利技术的GOA电路通过设置方波信号生成模块,其生成的方波信号的频率介于低频和高频之间,可以有效防止薄膜晶体管的栅极受到频率过高或者频率过低信号的影响,进而不会造成电路工作异常。

【技术实现步骤摘要】

本专利技术涉及液晶显示
,尤其涉及一种GOA电路
技术介绍
Gate Driver On Array,简称GOA,即在现有薄膜晶体管液晶显示面板的阵列基板上制作扫描驱动电路,实现对扫描线逐行扫描的驱动方式。现有的GOA电路的结构示意图如图1所示,该GOA电路包括上拉控制模块101、上拉模块104、下拉模块105、自举电容103以及下拉维持模块102。下拉维持模块102用于对GOA电路中的上拉控制模块的输出端Q(n)和扫描信号G(n)的输出端进行辅助下拉。而下拉维持模块的切换频率一般采用和时钟信号频率相同的频率或者每隔若干帧切换一次,这样容易造成薄膜晶体管的栅极受到高频或者低频信号的影响,造成电路工作异常。故,有必要提供一种GOA电路,以解决现有技术存在的问题。
技术实现思路
本专利技术的目的在于提供一种GOA电路,其能提供一种方波信号维持本级的扫描电平信号和本级的扫描信号的低电平,并且方波信号的频率介于低频和高频之间,以解决现有的GOA电路因切换频率太高或太低导致的电路工作异常的技术问题。为解决上述问题,本专利技术提供的技术方案如下:本专利技术实施例提供一种GOA电路,其包括级联的n级GOA单元,每一级GOA单元均包括:上拉控制模块,用于根据上一级的扫描信号的控制生成本级的扫描电平信号;上拉模块,用于根据本级的扫描电平信号以及本级的时钟信号拉升本级的扫描信号;下拉模块,用于根据下一级的扫描信号,拉低本级的扫描电平信号;自举电容,用于生成本级的扫描信号的高电平;以及,方波信号生成模块,用于生成方波信号维持本级的扫描电平信号和本级的扫描信号的低电平;其中,上拉控制模块分别与上拉模块、下拉模块以及方波信号生成模块连接。在本专利技术的GOA电路还包括2m个第二时钟信号源,其电性连接于所述方波信号生成模块,用于提供本级的第二时钟信号至所述方波信号生成模块生成本级的方波信号,其中,m为正整数。在本专利技术的GOA电路中,第2mk+a级GOA单元的所述方波信号生成模块电性连接于第a个所述第二时钟信号源,其中,a为小于等于2m的整数,k为大于等于0的正整数。在本专利技术的GOA电路中,2m个第二时钟信号源提供的第二时钟信号的脉冲相同且相邻的第二时钟信号源提供的的第二时钟信号的时间差相同。在本专利技术的GOA电路中,2m个第二时钟信号源提供的第二时钟信号的频率是本级的时钟信号的频率的2~50倍。在本专利技术的GOA电路中,方波信号生成模块包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管和第八薄膜晶体管;第一薄膜晶体管的栅极电性连接于第n-m级GOA单元电路的方波信号生成模块的输出端;第一薄膜晶体管的源极电性连接于恒压高电平源;第一薄膜晶体管的漏极电性连接于第三薄膜晶体管的栅极、第五薄膜晶体管的栅极和第二薄膜晶体管的漏极;第二薄膜晶体管的栅极电性连接于第n+m级GOA单元电路的方波信号生成模块的输出端,第二薄膜晶体管的源极电性连接于恒压低电平源;第三薄膜晶体管的源极电性连接于本级的第二时钟信号源;第三薄膜晶体管的漏极电性连接于方波信号生成模块的输出端;第四薄膜晶体管的栅极电性连接于第n+m级GOA单元电路的方波信号生成模块的输出端;第四薄膜晶体管的源极电性连接
于恒压低电平源;第四薄膜晶体管的漏极电性连接于第五薄膜晶体管的漏极、第六薄膜晶体管的漏极、第七薄膜晶体管的栅极和第八薄膜晶体管的栅极;第五薄膜晶体管的的源极电性连接于本级的第二时钟信号源;第六薄膜晶体管的栅极电性连接于本级的扫描线信号的输出端;第六薄膜晶体管的源极电性连接于恒压低电平源;第七薄膜晶体管的源极电性连接于恒压低电平源;第七薄膜晶体管的漏极电性连接于上拉控制模块的输出端;第八薄膜晶体管的源极电性连接于恒压低电平源;第八薄膜晶体管的漏极电性连接于本级的扫描信号的输出端。在本专利技术的GOA电路中,上拉控制模块包括第九薄膜晶体管,第九薄膜晶体管的栅极电性连接于上一级的扫描信号的输出端;第九薄膜晶体管的源极电性连接于恒压高电源;第九薄膜晶体管的漏极电性连接于上拉控制模块的输出端。在本专利技术的GOA电路中,上拉模块包括第十薄膜晶体管,第十薄膜晶体管的栅极电性连接于上拉控制模块的输出端;第十薄膜晶体管的源极接入本级的时钟信号;第十薄膜晶体管的漏极电性连接于本级的扫描信号的输出端。在本专利技术的GOA电路中,下拉模块包括第十一薄膜晶体管和第十二薄膜晶体管;第十一薄膜晶体管的栅极电性连接于下一级的扫描信号的输出端;第十一薄膜晶体管的源极电性连接于恒压低电源;第十一
薄膜晶体管的漏极电性连接与上拉控制模块的输出端;第十二薄膜晶体管的栅极电性连接于下一级的扫描信号的输出端;第十二薄膜晶体管的源极电性连接于恒压低电源;第十二薄膜晶体管的漏极电性连接于本级的扫描信号的输出端。在本专利技术的GOA电路中,自举电容的一端电性连接于上拉控制模块的输出端;自举电容的另一端电性连接于本级的扫描信号的输出端。相较于现有的GOA电路,本专利技术的GOA电路通过设置方波信号生成模块,其生成的方波信号的频率介于低频和高频之间,可以有效防止薄膜晶体管的栅极受到频率过高或者频率过低信号的影响,进而不会造成电路工作异常。为让本专利技术的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:附图说明下面结合附图,通过对本专利技术的具体实施方式详细描述,将使本专利技术的技术方案及其它有益效果显而易见。图1为一种现有的GOA电路的结构示意图;图2为本专利技术的GOA电路的第一优选实施例的结构示意图;图3为本专利技术的GOA电路的第一优选实施例的方波信号生成波形图;图4为本专利技术的GOA电路的第一优选实施例的信号波形图;图5为本专利技术的GOA电路的第二优选实施例的结构示意图;图6为为本专利技术的GOA电路的第二优选实施例的方波信号生成波形图;图7为为本专利技术的GOA电路的第二优选实施例的信号波形图。具体实施方式为更进一步阐述本专利技术所采取的技术手段及其效果,以下结合本专利技术的优选实施例及其附图进行详细描述。参见图2,为本专利技术的GOA电路的第一优选实施例的结构示意图;本优选实施例的GOA电路包括上拉控制模块201、上拉模块202、下拉模块203、自举电容Cbt、以及方波信号生成模块204。上拉控制模块201,用于根据上一级的扫描信号G(n-1)的控制生成本级的扫描电平信号;上拉模块202,用于根据本级的扫描电平信号以及本级的时钟信号CK(n)拉升本级的扫描信号G(n);下拉模块203,用于根据下一级的扫描信号G(n+1),拉低本级的扫描电平信号;方波信号生成模块204,用于生成方波信号P(n)维持本级的扫描电平信号和本级的扫描信号的低电平;自举电容Cbt设置在上拉控制模块201的输出端以及本级的扫描信号G(n)的输出端之间,用于生成本级的扫描信号G(n)的高电平;其中,上拉控制模块201分别与上拉模块202、下拉模块203以及方波信号生成模块204连接。本专利技术实施例的GOA电路还包括4个第二时钟信号源,第二时钟信号源电性连接于方波信号生成模块204,用于提供本级的第二时钟信号至方波信号生成模块生成本级的方波信号P(n)。需要说明的是,GOA电路的第4k+1级GOA单元的方本文档来自技高网
...
一种GOA电路

【技术保护点】
一种GOA电路,其特征在于,包括级联的n级GOA单元,每一级GOA单元均包括:上拉控制模块,用于根据所述上一级的扫描信号的控制生成本级的扫描电平信号;上拉模块,用于根据所述本级的扫描电平信号以及本级的时钟信号拉升本级的扫描信号;下拉模块,用于根据下一级的扫描信号,拉低所述本级的扫描电平信号;自举电容,用于生成所述本级的扫描信号的高电平;以及,方波信号生成模块,用于生成方波信号维持所述本级的扫描电平信号和所述本级的扫描信号的低电平;其中,所述上拉控制模块分别与所述上拉模块、所述下拉模块以及所述方波信号生成模块连接。

【技术特征摘要】
1.一种GOA电路,其特征在于,包括级联的n级GOA单元,每一级GOA单元均包括:上拉控制模块,用于根据所述上一级的扫描信号的控制生成本级的扫描电平信号;上拉模块,用于根据所述本级的扫描电平信号以及本级的时钟信号拉升本级的扫描信号;下拉模块,用于根据下一级的扫描信号,拉低所述本级的扫描电平信号;自举电容,用于生成所述本级的扫描信号的高电平;以及,方波信号生成模块,用于生成方波信号维持所述本级的扫描电平信号和所述本级的扫描信号的低电平;其中,所述上拉控制模块分别与所述上拉模块、所述下拉模块以及所述方波信号生成模块连接。2.根据权利要求1所述的GOA电路,其特征在于,所述GOA电路还包括2m个第二时钟信号源,其电性连接于所述方波信号生成模块,用于提供本级的第二时钟信号至所述方波信号生成模块生成本级的方波信号,其中,m为正整数。3.根据权利要求2所述的GOA电路,其特征在于,第2mk+a级GOA单元的所述方波信号生成模块电性连接于第a个所述第二时钟信号源,其中,a为小于等于2m的整数,k为大于等于0的正整数。4.根据权利要求2所述的GOA电路,其特征在于,所述2m个第二时钟信号源提供的第二时钟信号的脉冲相同且相邻的第二时钟信号源提供的的第二时钟信号的时间差相同。5.根据权利要求2所述的GOA电路,其特征在于,所述2m个第二时钟信号源提供的第二时钟信号的频率是所述本级的时钟信号的频率的2~50倍。6.根据权利要求2所述的GOA电路,其特征在于,所述方波信号生成模块包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管和第八薄膜晶体管;所述第一薄膜晶体管的栅极电性连接于第n-m级GOA单元的方波信号生成模块的输出端;所述第一薄膜晶体管的源极电性连接于恒压高电平源;所述第一薄膜晶体管的漏极电性连接于所述第三薄膜晶体管的栅极、所述第五薄膜晶体管的栅极和所述第二薄膜晶体管的漏极;所述第二薄膜晶体管的栅极电性连接于第n+m级GOA单元电路的方波信号生成模块的输出端,所述第二薄膜晶体管的源极电性连接于恒压低电平源;所述第三薄膜晶体管的源极电性连接于本级的第二时钟信号源;所述第三薄膜晶体管...

【专利技术属性】
技术研发人员:杜鹏
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1