半导体器件的制造方法技术

技术编号:14277269 阅读:68 留言:0更新日期:2016-12-24 20:01
本发明专利技术涉及一种半导体器件的制造方法,包括:提供一半导体衬底,半导体衬底上依次层叠有氮化硅层和氧化硅层;在氧化硅层上形成第一图形化光阻层,并利用第一图形化光阻层进行第一次刻蚀;在第一图形化光阻层上形成第二图形化光阻层,并利用第二图形化光阻层进行第二次刻蚀;以及依次进行灰化和湿法清洗以去除第一图形化光阻层和第二图形化光阻层。在本发明专利技术提供的半导体器件的制造方法中,通过在第一次刻蚀后保留第一图形化光阻层,利用第一图形化光阻层保护其下面的氧化硅层,从而避免氧化硅层在第二次刻蚀中受损,不但简化了制造工艺,而且提高了器件的性能和良率。

【技术实现步骤摘要】

本专利技术涉及半导体
,特别涉及一种半导体器件的制造方法
技术介绍
随着半导体制造技术的飞速发展,集成电路的特征尺寸(CD)不断减小,集成电路的制作工艺也不断细微化,各种新技术也不断应用于集成电路制造工艺。硅通孔(Through-Silicon-Via,简称TSV)技术是在晶圆上打孔并金属化,在芯片和芯片之间、晶圆和晶圆之间制作垂直导通,实现芯片之间互连的最新技术。相比于以往的IC封装键合和使用凸点的叠加技术,TSV技术能够使芯片在三维方向堆叠的密度更大,外形尺寸更小,大大改善芯片的性能。采用TSV技术的集成电路制造工艺包括TSV通孔刻蚀,以及对TSV通孔进行金属化。晶圆通常具有用于形成集成电路的正面和对应于所述正面的背面,TSV通孔刻蚀一般从晶圆的背面实施刻蚀,直至形成贯穿晶圆并延伸至第一金属互连层中的TSV通孔,形成TSV通孔之后将金属材料或者等同的导电材料填充在TSV通孔之中,从而与第一金属互连层实现电性连接。目前,部分产品在晶圆的正面形成第一金属互连层时通常会保留部分氮化硅层作为TSV通孔刻蚀工艺的刻蚀停止层。请结合参考图1至图4,其为现有技术的基于硅通孔技术制造的半导体器件的结构示意图。如图1至图4所示,现有的基于硅通孔技术制造的半导体器件的制造方法包括:步骤一:提供一半导体衬底(图中未示出),所述半导体衬底上依次层叠有氮化硅层110和氧化硅层120;步骤二:在所述氧化硅层120上依次形成抗反射涂层130和第一图形化光阻层140,并利用所述抗反射涂层130和第一图形化光阻层140进行第一次刻蚀以形成互连通孔150;步骤三:进行第一次灰化和湿法清洗以去除所述抗反射涂层130和第一图
形化光阻层140;步骤四:在所述氧化硅层120上形成第二图形化光阻层160,并利用所述第二图形化光阻层160进行第二次刻蚀;步骤五:进行第二次灰化和湿法清洗以去除所述第二图形化光阻层160。其中,第一次刻蚀为第一金属互连层刻蚀,第二次刻蚀为氮化硅刻蚀,氮化硅刻蚀之后仍保留有部分氮化硅层110,这部分氮化硅层110将作为后续TSV通孔刻蚀工艺的刻蚀停止层。然而,在实际制造过程中发现,在第二次刻蚀中作为膜掩的第二图形化光阻层160容易出现偏移,而所述第二图形化光阻层160一旦出现偏移,会导致氧化硅层120在第二次刻蚀工艺中受损,影响半导体器件的性能和良率。请参考图5,其为现有技术的基于硅通孔技术制造的半导体器件在第二图形化光阻层出现偏移时的结构示意图。如图5所示,形成的第二图形化光阻层160出现了偏移,部分氧化硅层120未被所述第二图形化光阻层160覆盖而暴露在外,在进行第二次刻蚀时没有所述第二图形化光阻层160保护的部分氧化硅层120(图中虚线圆圈所示部分)会受到损伤,从而对半导体器件的性能和良率造成不利影响。基此,如何避免氧化硅层在第二次刻蚀工艺中受损成了本领域技术人员亟待解决的一个技术问题。
技术实现思路
本专利技术的目的在于提供一种半导体器件的制造方法,以解决现有技术中氧化硅层在第二次刻蚀时因第二图形化光阻层位置偏移而受损的问题。为解决上述问题,本专利技术提供一种半导体器件的制造方法,所述半导体器件的制造方法包括:提供一半导体衬底,所述半导体衬底上依次层叠有氮化硅层和氧化硅层;在所述氧化硅层上形成第一图形化光阻层,并利用所述第一图形化光阻层进行第一次刻蚀;在所述第一图形化光阻层上形成第二图形化光阻层,并利用所述第二图形化光阻层进行第二次刻蚀;以及依次进行灰化和湿法清洗以去除所述第一图形化光阻层和第二图形化光阻层。可选的,在所述的半导体器件的制造方法中,所述第一次刻蚀用以形成互连通孔,所述互连通孔贯穿所述氧化硅层并暴露出所述氮化硅层。可选的,在所述的半导体器件的制造方法中,在依次进行灰化和湿法清洗以去除所述第一图形化光阻层和第二图形化光阻层之后,还包括:在所述互连通孔中填充金属材料以形成第一金属互连层。可选的,在所述的半导体器件的制造方法中,在形成第一金属互连层之后,还包括:进行TSV通孔刻蚀。可选的,在所述的半导体器件的制造方法中,所述第二次刻蚀用以去除部分氮化硅层,保留的部分氮化硅层用作所述TSV通孔刻蚀的刻蚀停止层。可选的,在所述的半导体器件的制造方法中,在进行TSV通孔刻蚀之后,还包括:执行TSV通孔金属化。可选的,在所述的半导体器件的制造方法中,所述第一金属互连层与TSV通孔金属化所采用的材料相同。可选的,在所述的半导体器件的制造方法中,在所述氧化硅层上形成第一图形化光阻层之前,在提供所述半导体衬底之后,还包括:在所述氧化硅层上形成抗反射涂层。可选的,在所述的半导体器件的制造方法中,所述第一图形化光阻层和第二图形化光阻层采用相同的材料。可选的,在所述的半导体器件的制造方法中,所述半导体衬底为绝缘体上硅衬底。在本专利技术提供的半导体器件的制造方法中,通过在第一次刻蚀后保留第一图形化光阻层,利用所述第一图形化光阻层保护其下面的氧化硅层,从而避免所述氧化硅层在第二次刻蚀中受损,不但简化了制造工艺,而且提高了器件的性能和良率。附图说明图1是现有技术的基于硅通孔技术制造的半导体器件在形成第一图形化光
阻层后的结构示意图;图2是现有技术的基于硅通孔技术制造的半导体器件在第一次刻蚀工艺后的结构示意图;图3是现有技术的基于硅通孔技术制造的半导体器件在灰化和湿法清洗后的结构示意图;图4是现有技术的基于硅通孔技术制造的半导体器件在形成第二图形化光阻层后的结构示意图;图5是现有技术的基于硅通孔技术制造的半导体器件在第二图形化光阻层出现偏移时的结构示意图;图6是本专利技术实施例的半导体器件的制造方法的工艺流程图;图7是本专利技术实施例的半导体器件在形成第一图形化光阻层后的结构示意图;图8是本专利技术实施例的半导体器件在第一次刻蚀工艺后的结构示意图;图9是本专利技术实施例的半导体器件在形成第二图形化光阻层后的结构示意图;图10是本专利技术实施例的半导体器件在第二图形化光阻层出现偏移时的结构示意图。具体实施方式以下结合附图和具体实施例对本专利技术提出的半导体器件的制造方法作进一步详细说明。根据下面说明和权利要求书,本专利技术的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本专利技术实施例的目的。图6为本专利技术实施例的半导体器件的制造方法的工艺流程图,图7至图9为本专利技术实施例的半导体器件的制作过程的结构示意图,请参考图6所示,并结合图7至图9,详细说明本专利技术提出的半导体器件的制造方法:步骤一:提供一半导体衬底(图中未示出),所述半导体衬底上依次层叠有氮化硅层210和氧化硅层220;步骤二:在所述氧化硅层220上形成第一图形化光阻层240,并利用所述第
一图形化光阻层240进行第一次刻蚀;步骤三:在所述第一图形化光阻层240上形成第二图形化光阻层260,并利用所述第二图形化光阻层260进行第二次刻蚀;以及步骤四:依次进行灰化和湿法清洗以去除所述第一图形化光阻层240和第二图形化光阻层260。具体的,首先提供一半导体衬底,所述半导体衬底可以是硅衬底、锗硅衬底、Ⅲ-Ⅴ族元素化合物衬底或本领域技术人员公知的其他半导体材料衬底,本实施例中采用的是绝缘体上硅(英文全称为Silicon-O本文档来自技高网
...
半导体器件的制造方法

【技术保护点】
一种半导体器件的制造方法,其特征在于,包括:提供一半导体衬底,所述半导体衬底上依次层叠有氮化硅层和氧化硅层;在所述氧化硅层上形成第一图形化光阻层,并利用所述第一图形化光阻层进行第一次刻蚀;在所述第一图形化光阻层上形成第二图形化光阻层,并利用所述第二图形化光阻层进行第二次刻蚀;以及依次进行灰化和湿法清洗以去除所述第一图形化光阻层和第二图形化光阻层。

【技术特征摘要】
1.一种半导体器件的制造方法,其特征在于,包括:提供一半导体衬底,所述半导体衬底上依次层叠有氮化硅层和氧化硅层;在所述氧化硅层上形成第一图形化光阻层,并利用所述第一图形化光阻层进行第一次刻蚀;在所述第一图形化光阻层上形成第二图形化光阻层,并利用所述第二图形化光阻层进行第二次刻蚀;以及依次进行灰化和湿法清洗以去除所述第一图形化光阻层和第二图形化光阻层。2.如权利要求1所述的半导体器件的制造方法,其特征在于,所述第一次刻蚀用以形成互连通孔,所述互连通孔贯穿所述氧化硅层并暴露出所述氮化硅层。3.如权利要求1所述的半导体器件的制造方法,其特征在于,在依次进行灰化和湿法清洗以去除所述第一图形化光阻层和第二图形化光阻层之后,还包括:在所述互连通孔中填充金属材料以形成第一金属互连层。4.如权利要求3所述的半导体器件的制造方法,其特征在于,在形成第一金属互连层之后,...

【专利技术属性】
技术研发人员:傅俊王智东王开立
申请(专利权)人:中芯国际集成电路制造上海有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1