通过电流扰动的触发电路制造技术

技术编号:14189126 阅读:109 留言:0更新日期:2016-12-15 00:57
本实用新型专利技术公开了一种通过电流扰动的触发电路,包括输入端口、输出端口和比较器,所述输入端口通过第一电阻和第二电阻分别连接比较器的二输入端,所述第一电阻和比较器的输入端之间有一接地的第一电容,所述第二电阻和比较器的输入端之间有一接地的第二电容,所述第二电阻和比较器的输入端之间有与第二电容并联的第三电阻。本实用新型专利技术具有能有效减小待机功耗的优点。

Trigger circuit by current disturbance

The utility model discloses a trigger circuit through the current disturbance, including the input port and output port and a comparator, the input two input port are respectively connected with the comparator through the first resistor and the second resistor, a first grounding capacitance between the first resistor and the input end of the comparator, a grounding the second capacitance between the input end of the comparator and second resistors, and second capacitors in parallel resistance between the third input end of the comparator and the second resistor. The utility model has the advantages of effectively reducing standby power consumption.

【技术实现步骤摘要】

本技术涉及控制电路,尤其是涉及一种能有效减小待机功耗的通过电流扰动的触发电路
技术介绍
随着各种家用电器和智能电器的普及,充电器的使用也越来越普及,很多电器是一直连接在充电器上的,当需电器电压降低时,充电电路才开始工作,这就需要有一触发电路在电器城需充电时来开启充电电路,但现有的触发电路在待机时功耗都较大。
技术实现思路
为克服现有技术的缺点,本技术目的在于提供一种能有效减小待机功耗的通过电流扰动的触发电路。本技术通过以下技术措施实现的,一种通过电流扰动的触发电路,包括输入端口、输出端口和比较器,所述输入端口通过第一电阻和第二电阻分别连接比较器的二输入端,所述第一电阻和比较器的输入端之间有一接地的第一电容,所述第二电阻和比较器的输入端之间有一接地的第二电容,所述第二电阻和比较器的输入端之间有与第二电容并联的第三电阻。作为一种优选方式,所述第三电阻大大于第一电阻,所述第一电阻大于或等于第二电阻。作为一种优选方式,所述第一电阻阻值为第三电阻阻值的0.1%-1%。作为一种优选方式,所述第一电容大于第二电容。作为一种优选方式,所述比较器由放大器代替。本技术主要用于对直流电压信号扰动的检测,提供了一种电压正向变化时,产生中断信号的解决方案,主要用于在系统休眠后通过电流的变化唤醒系统,能有效减小待机功耗。附图说明图1为本技术实施例的电路原理图;图2为本技术实施例的波形图。具体实施方式下面结合实施例并对照附图对本技术作进一步详细说明。一种通过电流扰动的触发电路,参考图1至图2,包括输入端口VIN、输出端口VOUT和比较器U,所述输入端口VIN通过第一电阻R1和第二电阻R2分别连接比较器U的二输入端的V1端和V2端,所述第一电阻R1和比较器U的V1端之间有一接地的第一电容C1,所述第二电阻R2和比较器U的V2端之间有一接地的第二电容C2,所述第二电阻R2和比较器U的V2端之间有与第二电容C2并联的第三电阻R3,电路参数:R3>>R1≥R2,C1>C2。R1的阻值约为R3阻值的0.1%-1%。工作原理:输入端口VIN为电流检测电压1、当被检测到VIN的电压无变化时,V1=VIN,V2=VIN*R3/(R2+R3),有V1>V2,此时输出端口VOUT=0(输出为低电压);2、当检测到VIN的电压变化为VIN+ΔV,ΔV为正,相当于VIN+ΔV通过R1给C1充电,相当于VIN+ΔV通过R2给C2充电,C2通过R3放电,由于R1≥R2,C1>C2,当在给C1和C2充电的时刻T1时,使得V1<V2,此时输出端口VOUT=1(输出为高电平);经过T1时刻,当C1和C2充电饱和后,到达C2通过R3放电的T2时刻,V1>V2,此时输出端口VOUT=0(输出为低电压);则得到一个时间间隔为T2-T1的高电平脉冲中断信号。该电路主要用于对直流电压信号扰动的检测,提供了一种电压正向变化时,产生中断信号的解决方案,主要用于在系统休眠后通过电流的变化唤醒系统,能有效减小待机功耗。在应用过程中比较器可以由运算放大器代替。以上是对本技术通过电流扰动的触发电路进行了阐述,用于帮助理解本技术,但本技术的实施方式并不受上述实施例的限制,任何未背离本技术原理下所作的改变、修饰、替代、组合、简化,均应为等效的置换方式,都包含在本技术的保护范围之内。本文档来自技高网...
通过电流扰动的触发电路

【技术保护点】
一种通过电流扰动的触发电路,其特征在于:包括输入端口、输出端口和比较器,所述输入端口通过第一电阻和第二电阻分别连接比较器的二输入端,所述第一电阻和比较器的输入端之间有一接地的第一电容,所述第二电阻和比较器的输入端之间有一接地的第二电容,所述第二电阻和比较器的输入端之间有与第二电容并联的第三电阻。

【技术特征摘要】
1.一种通过电流扰动的触发电路,其特征在于:包括输入端口、输出端口和比较器,所述输入端口通过第一电阻和第二电阻分别连接比较器的二输入端,所述第一电阻和比较器的输入端之间有一接地的第一电容,所述第二电阻和比较器的输入端之间有一接地的第二电容,所述第二电阻和比较器的输入端之间有与第二电容并联的第三电阻。2.根据权利要求1所述的通过电流扰动的触发电路,其特征...

【专利技术属性】
技术研发人员:钟传富李昊
申请(专利权)人:深圳维普创新科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1