一种扫描驱动电路及其显示装置制造方法及图纸

技术编号:12910638 阅读:49 留言:0更新日期:2016-02-24 16:11
本发明专利技术公开了一种扫描驱动电路及其显示装置。本发明专利技术的扫描驱动电路包含输入单元、锁存器单元、与非门信号处理单元以及输出缓冲单元,其中,所述输入单元被构造成依靠当前时序的上一级级传控制信号、当前级级传控制信号以及下一级级传控制信号的不同输入组合控制所述输入单元的输出以输出下一时序的当前级级传控制信号。与现有技术相比,本发明专利技术的扫描驱动电路及其显示装置可以脱离正反扫信号实现正反扫功能,电路的信号线和器件被大大减少,不仅利于窄边框设计,而且减少了电路的功耗;并且,本发明专利技术的扫描驱动电路不需要改动现有的基板集成电路单元结构,实现难度低,具有较高的推广价值。

【技术实现步骤摘要】

本专利技术涉及液晶显示领域,具体说涉及一种扫描驱动电路及其显示装置
技术介绍
随着低温多晶硅(LTPS)半导体薄膜晶体管的发展,而且由于LTPS半导体本身超高载流子迀移率的特性,相应的面板周边集成电路也成为大家关注的焦点,并且很多人投入到板载系统(System on Panel, SOP)的相关技术研究,并逐步实现多种SOP。在现有技术中,通常采用基板集成技术(Gate Driver On Array,简称GOA)构造薄膜晶体管(Thin-film transistor,TFT)液晶显示器。也就是在基板(Array)制程中将实现对门(Gate)逐行扫描的Gate行扫描驱动电路制作在Array基板上。使用GOA电路驱动Gate的控制板(Panel) —般都具有正反扫功能,在现有技术中,正反扫电路一般都是通过正/反扫信号(U2D/D2U信号)和相应的TFT器件来实现正反扫功能。这就要求必须构造相应的U2D/D2U信号源。U2D/D2U信号源的存在增加了电路的信号线和器件,不仅不利于窄边框设计,而且会增加电路的功耗。因此,为了简化电路设计,需要一种新的扫描驱动电路。
技术实现思路
为了简化电路设计,本专利技术提供了一种扫描驱动电路,所述电路包含输入单元、锁存器单元、与非门信号处理单元以及输出缓冲单元,其中:所述输入单元包括分别连接到上一级级传控制信号、当前级级传控制信号以及下一级级传控制信号的第一控制信号输入、第二控制信号输入、第三控制信号输入,所述输入单元被构造成依靠当前时序的所述第一控制信号输入、所述第二控制信号输入、所述第三信号输入的不同输入组合控制所述输入单元的输出以输出下一时序的当前级级传控制信号;所述锁存器单元用于级传信号的锁存,所述锁存器单元的输出端用于输出当前级级传控制信号,所述锁存器单元的一个输入端连接到所述输入单元的输出,所述锁存器单元的另一个输入端连接到所述驱动电路的第一时序输入;所述与非门信号处理单元的一个输入端连接到所述驱动电路的第二时序输入,另一个输入端连接到所述锁存器单元的输出端,所述与非门信号处理单元被构造成将从所述第二时序输入的信号与锁存的所述当前级级传控制信号进行与非处理以输出当前级的栅极驱动信号;输出缓冲单元的输入端连接到所述与非门信号处理单元的输出端,所述输出缓冲单元用于增加所述栅极驱动信号的驱动能力,减小传输信号的相移。在一实施例中:当所述下一级级传控制信号或所述上一级级传控制信号有一个为高并且所述当前级级传控制信号为低时,所述输入单元输出高电平;当所述当前级级传控制信号为高时,所述输入单元输出低电平。在一实施例中,所述输入单元还包括高电位开通的第一晶体管、第二晶体管、第三晶体管以及低电位开通的第四晶体管,其中:所述第一晶体管和所述第二晶体管的栅极分别连接所述第一控制信号输入和所述第三控制信号输入,所述第三晶体管以及所述第四晶体管的栅极共同连接所述第二控制信号输入;所述第一晶体管和所述第二晶体管的源极共同接到高电位,所述第一晶体管和所述第二晶体管的漏极共同接到所述第四晶体管的源极;所述第三晶体管的源极接到低电位,所述第三晶体管以及所述第四晶体管的漏极共同接到所述输入单元的输出。在一实施例中,所述输入单元还包括连接在所述第三晶体管以及所述第四晶体管的漏极与所述输入单元的输出之间的低电位开通的第五晶体管,其中:所述第五晶体管的源极连接到所述第三晶体管以及所述第四晶体管的漏极;所述第五晶体管的漏极连接到所述输入单元的输出;所述第五晶体管的栅极连接到所述第一时序输入。在一实施例中,所述输入单元还包括低电位开通的第六晶体管,其中:所述第六晶体管的源极连接到低电位;所述第六晶体管的漏极连接到所述输入单元的输出;所述第六晶体管的栅极连接到复位信号。本专利技术还提出了一种显示装置,所述装置包含多个如权利要求1-4中任一项所述的扫描驱动电路以及液晶基板,其中:所述液晶基板上的每一液晶像素行对应一个所述扫描驱动电路;每个所述扫描驱动电路的输出缓冲单元的输出端连接到对应的所述液晶像素行的扫描驱动输入上;多个所述扫描驱动电路按照其对应的所述液晶像素行的排列顺序相互级联。在一实施例中:任一行所述液晶像素行对应的所述扫描驱动电路的所述第一控制信号输入连接到上一行所述液晶像素行对应的所述扫描驱动电路的锁存器单元的输出上;任一行所述液晶像素行对应的所述扫描驱动电路的所述第二控制信号输入连接到当前行所述液晶像素行对应的所述扫描驱动电路的锁存器单元的输出上;任一行所述液晶像素行对应的所述扫描驱动电路的所述第三控制信号输入连接到下一行所述液晶像素行对应的所述扫描驱动电路的锁存器单元的输出上。在一实施例中:任一行所述液晶像素行对应的所述扫描驱动电路的第一时序输入与相邻行的所述液晶像素行对应的所述扫描驱动电路的第二时序输入一同连接到所述装置的第一时序信号上;任一行所述液晶像素行对应的所述扫描驱动电路的第二时序输入与相邻行的所述液晶像素行对应的所述扫描驱动电路的第一时序输入一同连接到所述装置的第二时序信号上。在一实施例中:第一行所述液晶像素行对应的所述扫描驱动电路的所述第一控制信号输入连接到正扫起始触发信号;最后一行所述液晶像素行对应的所述扫描驱动电路的所述第三控制信号输入连接到反扫起始触发信号。与现有技术相比,本专利技术的扫描驱动电路及其显示装置可以脱离U2D/D2U信号实现正反扫功能,电路的信号线和器件被大大减少,不仅利于窄边框设计,而且减少了电路的功耗;并且,本专利技术的扫描驱动电路不需要改动现有的GOA电路单元结构,实现难度低,具有较高的推广价值。本专利技术的其它特征或优点将在随后的说明书中阐述。并且,本专利技术的部分特征或优点将通过说明书而变得显而易见,或者通过实施本专利技术而被了解。本专利技术的目的和部分优点可通过在说明书、权利要求书以及附图中所特别指出的步骤来实现或获得。【附图说明】附图用来提供对本专利技术的进一步理解,并且构成说明书的一部分,与本专利技术的实施例共同用于解释本专利技术,并不构成对本专利技术的限制。在附图中:图1是现有技术中扫描驱动电路的电路结构简图;图2是现有技术中显示装置的扫描驱动电路的级联结构简图;图3是现有技术中显示装置分别在正反扫状态下的信号时序图;图4是根据本专利技术一实施例的扫描驱动电路的电路结构简图;图5是根据本专利技术一实施例的显示装置的扫描驱动电路的级联结构简图;图6是根据本专利技术一实施例的显示装置分别在正反扫状态下的信号时序图。【具体实施方式】以下将结合附图及实施例来详细说明本专利技术的实施方式,借此本专利技术的实施人员可以充分理解本专利技术如何应用技术手段来解决技术问题,并达成技术效果的实现过程并依据上述实现过程具体实施本专利技术。需要说明的是,只要不构成冲突,本专利技术中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本专利技术的保护范围之内。在现有技术中,通常采用GOA技术驱动TFT液晶显示器。也就是在Array基板制程中将实现对Gate逐行扫描的Gate行扫描驱动电路制作在Array基板上。使用GOA电路驱动Gate的控制板Panel —般都具有正反扫功能,在现有技术中,正反扫电路一般都是通过U2D/D2U信号和相应的TFT器件来实现正反扫功能。针对某一Gate行的扫描驱动电路如图1所示本文档来自技高网...
一种扫描驱动电路及其显示装置

【技术保护点】
一种扫描驱动电路,其特征在于,所述电路包含输入单元、锁存器单元、与非门信号处理单元以及输出缓冲单元,其中:所述输入单元包括分别连接到上一级级传控制信号、当前级级传控制信号以及下一级级传控制信号的第一控制信号输入、第二控制信号输入、第三控制信号输入,所述输入单元被构造成依靠当前时序的所述第一控制信号输入、所述第二控制信号输入、所述第三控制信号输入的不同输入组合控制所述输入单元的输出以输出下一时序的当前级级传控制信号;所述锁存器单元用于级传信号的锁存,所述锁存器单元的输出端用于输出当前级级传控制信号,所述锁存器单元的一个输入端连接到所述输入单元的输出,所述锁存器单元的另一个输入端连接到所述驱动电路的第一时序输入;所述与非门信号处理单元的一个输入端连接到所述驱动电路的第二时序输入,另一个输入端连接到所述锁存器单元的输出端,所述与非门信号处理单元被构造成将从所述第二时序输入的信号与锁存的所述当前级级传控制信号进行与非处理以输出当前级的栅极驱动信号;输出缓冲单元的输入端连接到所述与非门信号处理单元的输出端,所述输出缓冲单元用于增加所述栅极驱动信号的驱动能力,减小传输信号的相移。

【技术特征摘要】

【专利技术属性】
技术研发人员:龚强
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1