阵列基板、显示装置及子像素渲染方法制造方法及图纸

技术编号:12580963 阅读:95 留言:0更新日期:2015-12-23 19:19
本申请实施例公开了阵列基板、显示装置及子像素渲染方法。阵列基板包括:像素阵列,像素阵列包括沿第一方向间隔排列的第一像素序列和第二像素序列;第一像素序列包括沿第二方向排列的多个第一像素单元,第一像素单元包括沿第二方向排列的第一、第二和第三子像素;第二像素序列包括沿第二方向排列的多个第二像素单元,第二像素单元包括沿第二方向排列的第三、第一和第二子像素;其中,第一、第二和第三子像素在第二方向上的长度相同,在第一方向上的宽度相同;第一像素单元与相邻的两个第二像素单元交错排布的交错距离分别为宽度和长度与宽度之差;第一方向与第二方向与垂直。通过设置像素单元之间的交错距离,实现了优化斜线显示效果的目的。

【技术实现步骤摘要】

本申请涉及电子
,具体涉及显示设备领域,尤其涉及一种阵列基板、包含 该阵列基板的显示装置及子像素渲染方法。
技术介绍
为了满足人们对显示效果的不断追求,高PPI (Pixels Per Inch,每英寸的像素数 量)的显示屏幕已经成为各种显示终端必备的配置之一。高PPI的显示器件虽然能够提供 更加细腻精美的画面,但是由于显示面板所需的数据线和扫描线明显增多,会导致显示面 板的穿透率大幅下降,功耗大幅攀升,工艺难度和制造成本都大幅增加的问题。 在现有技术中,可以使用子像素渲染(Sub Pixel Rendering,SPR)技术,在低PPI 的产品上通过合理排布RGB像素,并结合相适应的算法,使其具有高PPI的显示效果。图1 是现有技术中的一种像素阵列的结构示意图。如图1所示,现有技术中使用子像素渲染方 法的子像素长宽比a:b为2:1,相对于惯用的长宽比为3:1的子像素来说,在子像素长度固 定的情况下,其实际PPI降低了 1/3,数据线也相应减少了 1/3。并且,在搭配合理算法后, 这种低分辨的像素结构同样可以实现高PPI (子像素的长宽比为3:1)的显示效果。 但是,这种子像素排列结构在45°斜线的方向上,R、G、B的密度及分布并不均匀。 因此,在显示斜线时会出现比较明显的锯齿,导致显示效果较差,容易出现彩色边界(color edge)的问题。
技术实现思路
鉴于现有技术中的上述缺陷或不足,期望能够提供一种改善斜线显示效果的方 案。为了实现上述一个或多个目的,本申请实施例提供了一种阵列基板、显示装置及子像素 植染方法。 第一方面,本申请实施例提供了一种阵列基板,该阵列基板包括像素阵列,所述像 素阵列包括沿第一方向间隔排列的第一像素序列和第二像素序列; 所述第一像素序列包括沿第二方向排列的多个第一像素单元,所述第一像素单元 包括沿第二方向依次排列的第一子像素、第二子像素和第三子像素; 所述第二像素序列包括沿所述第二方向排列的多个第二像素单元,所述第二像素 单元包括沿第二方向依次排列的第三子像素、第一子像素和第二子像素; 所述第一像素单元与相邻的两个所述第二像素单元分别在第二方向上交错排 布; 其中,所述第一子像素、所述第二子像素和所述第三子像素在所述第二方向上的 长度相同,所述第一子像素、所述第二子像素和所述第三子像素在所述第一方向上的宽度 相同,所述长度大于所述宽度; 所述第一像素单元与所述相邻的两个所述第二像素单元的交错距离分别为所述 宽度和所述长度与所述宽度之差; 所述第一方向与所述第二方向与垂直。 第二方面,本申请实施例提供了一种子像素渲染方法,该方法包括: 获取原始像素阵列的亮度矩阵; 基于所述亮度矩阵的亮度中心,从上述第一方面所提供的阵列基板中确定出显示 单元; 基于所述亮度矩阵中以所述亮度中心为中心的子矩阵,确定所述显示单元中各子 像素的亮度值。 第三方面,本申请实施例提供了一种显示装置,该显示装置包括上述第一方面所 提供的阵列基板。 本申请实施例提供的,可以根据子像素的 尺寸确定像素单元之间的交错距离,从而改善了在像素阵列的45°方向上不同颜色子像素 的分布均匀性,优化了斜线的显示效果。【附图说明】 通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它 特征、目的和优点将会变得更明显: 图1是现有技术中的一种像素阵列的结构示意图; 图2是本申请阵列基板的一个实施例的结构示意图; 图3是本申请阵列基板的另一个实施例的结构示意图; 图4是本申请阵列基板的另一个实施例的结构示意图; 图5是本申请子像素渲染方法的一个实施例的流程图; 图6是是本申请中显示单元的一种结构示意图; 图7A和7B是本申请中原始像素阵列与图6中的显示单元的对应关系示意图; 图8是本申请中显示单元的另一种结构示意图; 图9是本申请中显示单元的又一种结构示意图; 图IOA和IOB是本申请中原始像素阵列与图8和图9中的显示单元的对应关系示 意图; 图11是本申请显示装置的一个实施例的结构示意图; 图12是本申请显示装置的另一个实施例的结构示意图。【具体实施方式】 下面结合附图和实施例对本申请作进一步的详细说明。可以理解的是,此处所描 述的具体实施例仅仅用于解释相关专利技术,而非对该专利技术的限定。另外还需要说明的是,为了 便于描述,附图中仅示出了与有关专利技术相关的部分。 需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相 互组合。下面将参考附图并结合实施例来详细说明本申请。 请参考图2,其示出了本申请阵列基板的一个实施例的结构示意图。 如图2所示,本实施例的阵列基板包括:像素阵列20。像素阵列20包括沿第一方 向Dl间隔排列的第一像素序列21和第二像素序列22。在本实施例中,第一方向Dl可以是 在水平方向上从左向右的方向。第一像素序列21包括沿第二方向D2排列的多个第一像素 单元211,第一像素单元211包括沿第二方向D2依次排列的第一子像素 A、第二子像素 B和 第三子像素 C。在本实施例中,第二方向D2可以是在竖直方向上从上向下的方向。第二像 素序列22包括沿第二方向D2排列的多个第二像素单元221,第二像素单元221包括沿第二 方向D2依次排列的第三子像素 C、第一子像素 A和第二子像素 B。需要说明的是,像素阵列 20由第一像素序列21和第二像素序列22在第一方向Dl上间隔排列组成,像素阵列20的 奇数列可以是第一像素序列21,也可以是第二像素序列22,本申请对此不作限定。并且,第 一方向Dl和第二方向D2只要相互垂直即可,第一方向Dl可以水平向左或向右,也可以垂 直向上或向下,还可以朝向任意方向,本申请对此同样不作限定。 第一像素单元211与第二像素单元221在第二方向D2上交错排布。也就是说,第 一像素单元211与第二像素单元221在第一方向Dl上是非对齐的,即第一像素单元211中 的第一子像素 A与第二像素单元221中的第三子像素 C的上边缘可以被设置于不同的水平 线上。例如,第一像素单元211中的第一子像素 A的上边缘,可以高于或低于相邻第二像素 单元221中的第三子像素 C的上边缘。 第一子像素 A、第二子像素 B和第三子像素 C为大小完全相同的矩形。具体地,第 一子像素 A、第二子像素 B和第三子像素 C在第二方向D2上的长度完全相同,可以记为a。 第一子像素 A、第二子像素 B和第三子像素 C在第一方向D1上的宽度也完全相同,可以记为 b,且 a>b〇 -个第一像素单元211可以同时与两个第二像素单元221相邻。第一像素单元211 与相邻的两个第二像素单元221的交错距离分别为宽度b和长度与宽度之差(a-b)。在本 实施例中,任意一个第一像素单元211与在第一方向上Dl相邻的第一个第二像素单元221, 即图2中与第一像素单元211左侧相邻的第二像素单元221的交错距离为上述宽度b。第 一像素单元211与在第一方向Dl上相邻的第二个第二像素单元221,即图2中与第一像素 单元211右侧相邻的第二像素单元221之间的交错距离为上述长度a与上述宽度b之差, 即(a-b)。若以第一像素单元211的位置为基准,与其相邻的两个第二像素单元221进行本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/18/CN105185268.html" title="阵列基板、显示装置及子像素渲染方法原文来自X技术">阵列基板、显示装置及子像素渲染方法</a>

【技术保护点】
一种阵列基板,包括像素阵列,其特征在于,所述像素阵列包括沿第一方向间隔排列的第一像素序列和第二像素序列;所述第一像素序列包括沿第二方向排列的多个第一像素单元,所述第一像素单元包括沿第二方向依次排列的第一子像素、第二子像素和第三子像素;所述第二像素序列包括沿所述第二方向排列的多个第二像素单元,所述第二像素单元包括沿第二方向依次排列的第三子像素、第一子像素和第二子像素;所述第一像素单元与相邻的两个所述第二像素单元分别在第二方向上交错排布;其中,所述第一子像素、所述第二子像素和所述第三子像素在所述第二方向上的长度相同,所述第一子像素、所述第二子像素和所述第三子像素在所述第一方向上的宽度相同,所述长度大于所述宽度;所述第一像素单元与所述相邻的两个所述第二像素单元的交错距离分别为所述宽度和所述长度与所述宽度之差;所述第一方向与所述第二方向与垂直。

【技术特征摘要】

【专利技术属性】
技术研发人员:张沼栋许丽佳沈柏平何春燕
申请(专利权)人:厦门天马微电子有限公司天马微电子股份有限公司
类型:发明
国别省市:福建;35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1