缓冲电路、面板模块及显示驱动方法技术

技术编号:11913172 阅读:124 留言:0更新日期:2015-08-20 16:09
一种缓冲电路、面板模块及显示驱动方法。缓冲电路包括正极性缓冲器及负极性缓冲器。正极性缓冲器接收第一电源电压及第二电源电压,使得正极性缓冲器输出正极性参考电压至正极性电阻串。第二电源电压小于第一电源电压。负极性缓冲器接收第二电源电压及第三电源电压,使得负极性缓冲器输出负极性参考电压至负极性电阻串。第三电源电压小于第二电源电压。

【技术实现步骤摘要】

本专利技术涉及一种电子装置,且特别涉及一种。
技术介绍
随着显示产品的普及化,现今生活周遭随处可见到液晶显示器的相关产品。若要使液晶显示器能够正确地显示画面,则必须由数字模拟转换器(Digital to AnalogConverter, DAC)将影像资料的数字信号转换为足以驱动液晶分子的模拟信号。在数字信号转模拟信号的过程中,数字模拟转换器必须使用数个不同位阶的伽马参考电压。请参照图1,图1绘示为正极性电阻串、负极性电阻串、正极性缓冲器及负极性缓冲器的示意图。由于液晶分子有转换极性的考虑,所以一般驱动芯片会有正极性电阻串32及负极性电阻串33分别代表其正负极性的电压。正极性电阻串32及负极性电阻串33又称为伽马电阻。正极性电阻串32上的电压由正极性缓冲放大器35提供,且负极性电阻串33上的电压由负极性缓冲放大器36提供。不同的正极性缓冲放大器35在正极性电阻串32上的不同位置定义其分压点,且不同的负极性缓冲放大器36在负极性电阻串33上的不同位置定义其分压点。各分压点再进入数字模拟转换器中由输入信号决定驱动芯片的输出电压值和极性。由于电阻值和其电流消耗成反比,一般驱动芯片会在正极性电阻串32及负极性电阻串33上耗去数百微安培至数毫安培的等级,对整个驱动芯片电流消耗面占有一大部分的比例。
技术实现思路
本专利技术涉及一种。根据本专利技术,提出一种缓冲电路。缓冲电路包括正极性缓冲器及负极性缓冲器。正极性缓冲器接收第一电源电压及第二电源电压,使得正极性缓冲器输出正极性参考电压至正极性电阻串。第二电源电压小于第一电源电压。负极性缓冲器接收第二电源电压及第三电源电压,使得负极性缓冲器输出负极性参考电压至负极性电阻串。第三电源电压小于第二电源电压。根据本专利技术,提出一种面板模块。面板模块包括面板、正极性电阻串、负极性电阻串、缓冲电路及驱动电路。缓冲电路包括正极性缓冲器及负极性缓冲器。正极性缓冲器接收第一电源电压及第二电源电压,使得正极性缓冲器输出正极性参考电压至正极性电阻串。第二电源电压小于第一电源电压。负极性缓冲器接收第二电源电压及第三电源电压,使得负极性缓冲器输出负极性参考电压至负极性电阻串。第三电源电压小于第二电源电压。驱动电路根据第一参考电压及第二参考电压驱动面板。根据本专利技术,提出一种显示驱动方法。显示驱动方法包括:供应正极性缓冲器所需的第一电源电压及第二电源电压,使得正极性缓冲器输出正极性参考电压,第二电源电压小于第一电源电压;供应负极性缓冲器所需的第二电源电压及第三电源电压,使得负极性缓冲器输出负极性参考电压,第三电源电压小于第二电源电压;以及根据正极性参考电压及负极性参考电压驱动面板。为了对本专利技术的上述及其他方面有更佳的了解,下文特举优选实施例,并配合附图,作详细说明如下:【附图说明】图1绘示为正极性电阻串、负极性电阻串、正极性缓冲器及负极性缓冲器的示意图。图2绘不为依照第一实施例的一种面板模块的不意图。图3绘示为依照第一实施例的一种缓冲电路的示意图。图4绘示为正极性电阻串耦接三个正极性缓冲器且负极性电阻串耦接三个负极性缓冲器的示意图。图5绘示为依照第二实施例的一种缓冲电路的示意图。图6绘示为依照第三实施例的一种面板模块的示意图。图7绘示为依照第四实施例的m个正极性电阻串耦接η个正极性缓冲器且m个负极性电阻串耦接η个负极性缓冲器的示意图。图8绘示为依照第五实施例的一种由电源电压输出电路提供电源电压VMID的示意图。图9绘示为依照第六实施例的一种面板模块的示意图。图10绘示为依照第七实施例的一种面板模块的示意图。图11绘示为依照第八实施例的一种显示驱动方法的流程图。【符号说明】1、3:面板模块8:源极驱动芯片81:电阻串11:面板12、12a、32:正极性电阻串13、13a、33:负极性电阻串14a、14b、14c:缓冲电路15、15a?15η、35:正极性缓冲器16、16a?16n、36:负极性缓冲器16:负极性缓冲器17:驱动电路141:电源电压输出电路151、152、161、162:电源端I53、I63:输出端154:正输入级155:正输出级156、166:选择开关164:负输入级165:负输出级201 ?203:步骤1411:中压缓冲器1541、1542、1641、1642:电流源1543、1544、1545、1546、1643、1644、1645、1646:输入晶体管Cm:电容GOP:缓冲器VDD、VMID、VGND:电源电压VIP, VIPl ?VIPn、VIN, VINl ?VINn:输入电压VPG:正极性参考电压VNG:负极性参考电压P9A、N9A、P9B、N9B、P9C、N9C、P9P、N9P、P9N、N9N:输出晶体管I1^ 12、I3、工4、Ια、Ιβ、I。、Id、Ie、If、Iap ?〗np、Ian ?1丽、Iip ?Inp、Iin ?InN:电流R1^R2, Rip ?Rnp、Rin ?Rnn:分压电阻【具体实施方式】第一实施例请同时参照图2及图3,图2绘示为依照第一实施例的一种面板模块的示意图,图3绘示为依照第一实施例的一种缓冲电路的示意图。面板模块I包括面板11、正极性电阻串12、负极性电阻串13、缓冲电路14a及驱动电路17。正极性电阻串12及负极性电阻串13例如为伽马电阻。缓冲电路14a包括正极性缓冲器15及负极性缓冲器16。正极性缓冲器15及负极性缓冲器16例如为伽马运算放大器(Ga_a 0P)。驱动电路17例如为源极驱动芯片。正极性缓冲器15接收电源电压VDD及电源电压VMID,使得正极性缓冲器15根据输入电压VIP输出正极性参考电压VPG至正极性电阻串12。电源电压VMID小于电源电压VDD0负极性缓冲器16接收电源电压VMID及电源电压VGND,使得负极性缓冲器16根据输入电压VIN输出负极性参考电压VNG至负极性电阻串13。电源电压VGND小于电源电压VMID,电源电压VGND实质上等于接地电压。亦即,电源电压VMID介于电源电压VDD与电源电压VGND之间。驱动电路17根据正极性参考电压VPG及负极性参考电压VNG驱动面板11。进一步来说,正极性缓冲器15包括电源端151、电源端152、输出端153、正输入级154及正输出级155。电源端151接收电源电压VDD,且电源端152接收电源电压VMID。输出端153耦接至正极性电阻串12。正输入级154耦接正输出级155。电源端151及电源端152耦接至正输出级155,以供应正极性缓冲器15所需的电源电压VDD及电源电压VMID。负极性缓冲器16包括电源端161、电源端162、输出端163、负输入级164及负输出级165。电源端161接收电源电压VMID,且电源端162接收电源电压VGND。输出端163耦接至负极性电阻串13。负输入级164耦接负输出级165。电源端161及电源端162耦接至负输出级165,以供应负极性缓冲器16所需的电源电压VMID及电源电压VGND。正输出级155包括输出晶体管P9P及输出晶体管N9P,且输出晶体管N9P耦接输出晶体管P9P。电源端151耦接至输出晶体管P9P的源极以供应电源电压VDD至正输出级155。电源端152耦接至输出晶体管N9P的源极以供应电源电压VMID本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/18/CN104851396.html" title="缓冲电路、面板模块及显示驱动方法原文来自X技术">缓冲电路、面板模块及显示驱动方法</a>

【技术保护点】
一种缓冲电路,包括:一正极性缓冲器,用以接收一第一电源电压及一第二电源电压,使得该正极性缓冲器输出一正极性参考电压至一正极性电阻串,该第二电源电压小于该第一电源电压;以及一负极性缓冲器,用以接收该第二电源电压及一第三电源电压,使得该负极性缓冲器输出一负极性参考电压至一负极性电阻串,该第三电源电压小于该第二电源电压。

【技术特征摘要】

【专利技术属性】
技术研发人员:林介安卓均勇程智修
申请(专利权)人:联咏科技股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1