一种具有3路AI/DO转换通道的总线控制模块制造技术

技术编号:11055729 阅读:133 留言:0更新日期:2015-02-18 19:19
一种具有3路AI/DO转换通道的总线控制模块,主要由神经元芯片3150、AD转换器芯片MAX1247、运算放大器芯片LM324、达林顿管阵列芯片MC1413、驱动缓冲芯片74HC244、存储芯片AT29C512和收发器芯片FTT-10A构成。所述神经元芯片3150的IO0~IO1和IO8~IO10引脚连接AD转换器MAX1247,共同构成3路模拟量输入通道AI1~AI3,并通过多路开关决定是电压输入还是电流输入。所述神经元芯片3150的IO2~IO4引脚通过驱动缓冲芯片74HC244连接到达林顿管阵列芯片MC1413上,构成3路数字量输出通道DO1~DO3。所述神经元芯片3150的8个数据引脚D0~D7和15个地址引脚A0~A14连接到存储芯片AT29C512上,实现存储容量的扩展。所述神经元芯片3150的2个通信引脚CP0-CP1连接到收发器芯片FTT-10A上,形成网络接口实现控制模块的信息通信。

【技术实现步骤摘要】
一种具有3路ΑΙ/DO转换通道的总线控制模块
本技术涉及一种模拟量输入和数字量输出的总线型控制装置,尤其是一种具 有3路ΑΙ/DO转换通道的总线控制模块,能够将模拟量输入信号转换为数字量输出信号,每 路通道能够将0?5V、0?IOV电压输入信号或者0?10mA、4?20mA电流输入信号转换 为数字量输出信号,每路输出可吸收高达350mA的电流。
技术介绍
目前,公知的具有模拟量输入和数字量输出这样具有信号转换功能的总线控制模 块能够转换的信号类型少,信号转换类型一般只限于一种或者两种。这种传统产品的控制 模块适应性和灵活性较差,通用性不好,造成产品性价比不高,应用场合受到很大限制。
技术实现思路
为了克服具有模拟量输入和数字量输出这样信号转换功能的总线控制模块转换 信号类型少的不足,本技术提供了一种具有3路ΑΙ/DO转换通道的总线控制模块,每路 转换通道包括模拟量输入通道和数字量输出通道两部分,能够将模拟量输入信号转换为数 字量输出信号,通过改变每路转换通道的多路开关和跳线,使每路通道能够将〇?5V、0? IOV电压输入信号或者0?10mA、4?20mA电流输入信号转换为数字量输出信号。这种结 构的控制模块优化了产品资源,增强产品的适用性、灵活性和通用性,扩大了产品的使用范 围,提高了产品的性价比,以适应现场应用中不同的模拟量输入类型。 本技术解决其技术问题所采用的技术方案是:一种具有3路ΑΙ/DO转换通 道的总线控制模块,主要由神经元芯片3150、AD转换器芯片MAX1247、运算放大器芯片 LM324、达林顿管阵列芯片MC1413、驱动缓冲芯片74HC244、存储芯片AT29C512和收发器芯 片FTT-10A构成。所述神经元芯片3150的100?IOl和108?1010引脚通过所述的AD转 换器芯片MAX1247、运算放大器芯片LM324连接3个模拟量输入通道,所述神经元芯片3150 的102?104引脚通过所述的达林顿管阵列芯片MC1413、驱动缓冲芯片74HC244连接3个 数字量输出通道。控制模块的模拟量输入通道主要由所述的AD转换器芯片MAX1247、运算 放大器芯片LM324构成,通过改变通道多路开关与跳线来改变其输入的类型是0?5V或 0?10VDC电压输入还是0?IOmA或4?20mA电流输入。控制模块的数字量输出通道主 要由所述的达林顿管阵列芯片MC1413、驱动缓冲芯片74HC244构成,每路数字量输出通道 能够输出可吸收高达350mA电流的数字量驱动信号。所述神经元芯片3150的8个数据引 脚和15个地址引脚连接到所述存储芯片AT29C512上,实现存储容量的扩展。所述神经元 芯片3150的2个通信引脚连接到所述收发器FTT-10A上,形成网路接口实现控制器的信息 通信。 本技术的有益效果是,这种具有3路ΑΙ/DO转换通道的总线控制模块通过改 变每路转换通道的多路开关和跳线,使每路通道能够将〇?5V、0?IOV电压输入信号或者 0?10mA、4?20mA电流输入信号转换为数字量输出信号,以适应现场应用中不同的模拟量 输入类型。同时这种控制模块的3路数字量输出通道通过达林顿管阵列芯片MC1413能够 输出可吸收高达350mA电流的数字量驱动信号,提高了控制模块的负载驱动能力、同时这 种控制模块的3路数字量输出通道通过达林顿管阵列芯片MC1413这种非机械触点输出提 高了控制模块输出响应速度,提高了控制模块输出动作频率。这种产品最大限度优化产品 的软硬件资源,增强产品的适用性,扩大了产品的应用范围,提高了产品的性价比。 【附图说明】 下面结合附图和实施例对本技术进一步说明。 图1是本专利技术控制模块的结构示意图。 图2是本专利技术控制模块中央处理单元的电路原理图。 图3是本专利技术控制模块模拟量输入通道的电路原理图。 图4是本专利技术控制模块数字量输出通道的电路原理图。 【具体实施方式】 图1中,神经元芯片3150的100?IOl和108?1010引脚连接AD转换器MAX1247, 共同构成3路模拟量输入通道AIl?AI3,并通过多路开关决定是电压输入还是电流输入。 所述神经元芯片3150的102?104引脚通过驱动缓冲芯片74HC244连接到达林顿管阵列 芯片MC1413上,构成3路数字量输出通道DOl?D03。所述神经元芯片3150的8个数据 引脚DO?D7和15个地址引脚AO?A14连接到存储芯片AT29C512上,实现存储容量的扩 展。所述神经元芯片3150的2个通信引脚CPO-CPl连接到收发器芯片FTT-10A上,形成网 络接口实现控制模块的信息通信。 图2中,神经元芯片3150的11个IO引脚100?1010与插针接口 Pl的引脚 100?1010对应相连,用于连接模拟量输入通道和数字量输出通道。所述神经元芯片3150 的CPO?CPl引脚依次连接收发器FTT-10A的RXD、TXD引脚,通过所述收发器FTT-10A的 NET_A、NET_A引脚构成总线网络接口。所述神经元芯片3150的DO?D7引脚和AO?A14 引脚分别依次连接存储芯片AT29C512的DO?D7引脚和AO?A14引脚,并通过1个与非 门74HC00和2个或门74HC32组成的逻辑电路实现存储器AT29C512容量扩展。 图3中,模拟量输入通道Al 1?AI3主要包括AD转换器芯片MAX1247、运算放大器 芯片LM324,并通过插针接口 PI连接到本专利技术控制模块中央处理单元神经元芯片3150的 100?IOl和108?1010引脚上。所述中央处理单元中的神经元芯片3150的100?IOl 和108?1010引脚依次连接所述AD转换器芯片MAX1247的?CS、SSTRB、SCLK、DIN、DOUT 引脚;当模拟量输入通道All的多路开关SlO的1-2相连,跳线S2断开时,这时无配置电阻 R5,输入端Al 1连接所述运算放大器芯片LM324的+1引脚,所述运算放大器芯片LM324的-1 和01引脚共同连接所述AD转换器芯片MAX1247的CHO引脚,可以向AIl通道输入0?5V 模拟量电压信号;模拟量输入通道AIl的多路开关SlO的2-3相连,跳线S2断开时,这时无 配置电阻R5,输入端AIl直接连接所述AD转换器芯片MAX1247的CHO引脚,可以向AIl通 道输入0?IOV模拟量电压信号;模拟量输入通道AIl的多路开关SlO的1-2相连,跳线S2 相连时,这时无配置电阻R5,输入端AIl连接所述运算放大器芯片LM324的+1引脚,所述 运算放大器芯片LM324的-1和01引脚共同连接所述AD转换器芯片MAX1247的CHO引脚, 可以向All通道输入O?IOmA或者4?20mA模拟量电流信号;其它2路模拟量输入通道 AI2?AI3与AIl电路原理相同,模拟量输入通道输入信号类型的配置表如表1所示。 表1模拟量输入通道输入信号类型的配置表本文档来自技高网...

【技术保护点】
一种具有3路AI/DO转换通道的总线控制模块,主要由神经元芯片3150、AD转换器芯片MAX1247、运算放大器芯片LM324、达林顿管阵列芯片MC1413、驱动缓冲芯片74HC244、存储芯片AT29C512和收发器芯片FTT‑10A构成,其特征是:神经元芯片3150的IO0~IO1和IO8~1O10引脚通过AD转换器芯片MAX1247、运算放大器芯片LM324连接3个模拟量输入通道,神经元芯片3150的IO2~IO4引脚通过达林顿管阵列芯片MC1413、驱动缓冲芯片74HC244连接3个数字量输出通道,通过改变每路转换通道的多路开关和跳线,使每路通道能够将0~5V、0~10V电压输入信号或者0~10mA、4~20mA电流输入信号转换为数字量输出信号。

【技术特征摘要】
1. 一种具有3路AI/DO转换通道的总线控制模块,主要由神经元芯片3150、AD转换器 芯片MAX1247、运算放大器芯片LM324、达林顿管阵列芯片MC1413、驱动缓冲芯片74HC244、 存储芯片AT29C512和收发器芯片FTT-10A构成,其特征是:神经元芯片3150的100?101 和108?1010引脚通过AD转换器芯片M...

【专利技术属性】
技术研发人员:薛岚杨帅居海清姜亚南王超
申请(专利权)人:淮安信息职业技术学院
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1