一种带钢表面图像数据处理装置制造方法及图纸

技术编号:10724071 阅读:110 留言:0更新日期:2014-12-04 01:11
本实用新型专利技术提供一种带钢表面图像数据处理装置,包括DSP芯片、PLL时钟电路、程序存储器、数据存储器、以太网控制电路、电源模块和CCD相机;DSP芯片采用TI公司的DSP芯片DM648作为处理平台的核心处理器。DSP芯片通过芯片的外部存储器接口与程序存储器相连,数据存储器通过数据总线和DSP芯片的动态存储器专用控制接口相连,以太网控制电路直接与DSP芯片的EMAC接口相连。本实用新型专利技术可提高DSP芯片对图像数据的存取速度,实现以太网控制电路对CCD相机图像的采集,并由DSP芯片进行处理的功能,不仅可极大提高系统的集成度,而且可降低系统成本,有利于推广应用。

【技术实现步骤摘要】
【专利摘要】本技术提供一种带钢表面图像数据处理装置,包括DSP芯片、PLL时钟电路、程序存储器、数据存储器、以太网控制电路、电源模块和CCD相机;DSP芯片采用TI公司的DSP芯片DM648作为处理平台的核心处理器。DSP芯片通过芯片的外部存储器接口与程序存储器相连,数据存储器通过数据总线和DSP芯片的动态存储器专用控制接口相连,以太网控制电路直接与DSP芯片的EMAC接口相连。本技术可提高DSP芯片对图像数据的存取速度,实现以太网控制电路对CCD相机图像的采集,并由DSP芯片进行处理的功能,不仅可极大提高系统的集成度,而且可降低系统成本,有利于推广应用。【专利说明】一种带钢表面图像数据处理装置
本技术属于数据通讯及处理领域,具体涉及一种以太网带钢表面图像数据处理装置。
技术介绍
随着钢铁企业竞争压力的不断增大,对带钢表面质量的要求也不断提升,而带钢表面质量检测系统已成为提高带钢质量,提升钢铁企业产品竞争力必不可少的装备。目前各类生产线所使用的带钢表面质量检测系统均是采用CCD图像采集模块+服务器的框架结构,如德国Parsytec公司的HTS系列带钢表面检测系统,美国Cognex公司的iS_2000自动检测系统和北京科技大学徐科等研制开发的冷轧带钢和热轧带钢表面在线检测系统等,均是采用每台CCD相机配备一套专用图像采集板卡或图像采集处理服务器的结构,系统庞大,成本昂贵。 在工业数据采集系统领域中,对于数据传输的各方面要求都越来越高,工业以太网以其高速的数据传输、可靠稳定的技术及具有远距离通信的优点成为当前工业远程数据通信系统的首选方式。 DSP嵌入式处理器由于其实时高速的处理性能、完备的以太网通讯接口技术及较高的性价比成为了以太网数据采集及处理的主流嵌入式微控制器。TI公司的C6000系列芯片在其片上集成了以太网接口,不仅硬件上将嵌入式产品的网络应用成本减少50%,而且结合其推出的NDK网络开发工具可以大大缩短软件开发周期。
技术实现思路
本技术旨在提供一种可提高检测系统的集成度,节约成本,实现对钢板表面图像数据的以太网传输及处理功能的带钢表面图像数据处理装置。 为此,本技术采取的技术方案是: 一种带钢表面图像数据处理装置,其特征在于,包括DSP芯片、PLL时钟电路、程序存储器、数据存储器、以太网控制电路、电源模块和CXD相机;DSP芯片通过芯片的外部存储器接口与程序存储器相连,数据存储器通过数据总线和DSP芯片的动态存储器专用控制接口相连,以太网控制电路直接与DSP芯片的EMAC接口相连。 所述DSP芯片采用TI公司的DSP芯片DM648作为核心处理器,芯片具有外部存储器接口、动态存储器专用控制接口、EMAC接口、时钟信号输入接口、PLL电源接口。 所述PLL时钟电路由晶振芯片及静噪滤波器组成。 所述程序存储器使用FLASH存储器作为DSP芯片的程序存储器,DSP芯片外部存储器接口的数据端和地址端分别接至FLASH存储器的数据端和地址端。 所述数据存储器使用两片动态存储器DDR2芯片,分别与DSP芯片的动态存储器专用控制接口相连,两片动态存储器的数据端口分别与动态存储器专用控制接口的高16位与低16位数据端口相连。 所述以太网控制电路由88E1111以太网控制芯片、硬件接口 RJ45组成。 本技术的有益效果为: 外部的CCD相机将采集到的钢板表面图像数据通过以太网控制电路传输至该装置,经过DSP芯片的去噪、拼接等预处理后再由以太网控制电路传输给装置外部系统进行进一步处理。处理装置大容量的数据存储器作为图像数据和系统数据的存储区,大大提高了 DSP芯片对图像数据的存取速度,实现了利用以太网控制电路对CCD相机图像的采集,并由DSP芯片进行处理的功能,不仅极大提高系统的集成度,而且可降低系统成本,有利于推广应用。 【专利附图】【附图说明】 图1是带钢表面图像数据处理装置结构框图; 图2是PLL时钟电路原理图; 图3a是FLASH存储器接口图;图3b是DM648外部存储器接口图; 图4a是DDR2数据存储器I接口图;图4b是DDR2数据存储器2接口图;图4c是DM648片上动态存储器专用控制接口图; 图5a是以太网硬件接口 RJ45图;图5b是以太网控制芯片88E1111控制电路图;图5c是以太网DM648 EMAC接口图; 图6是电源电路原理图。 【具体实施方式】 由图1可见,本技术带钢表面图像数据处理装置系由以下几部分组成:C⑶相机、DSP芯片、PLL时钟电路、程序存储器、数据存储器、以太网控制电路及电源模块。其中,DSP芯片采用TI公司的DSP芯片DM648作为处理平台的核心处理器,芯片具有外部存储器接口、动态存储器专用控制接口、EMAC接口、时钟信号输入接口、PLL电源接口。PLL时钟电路提供处理平台的系统时钟,DSP芯片通过芯片的外部存储器接口与程序存储器相连,数据存储器通过数据总线和DSP芯片的动态存储器专用控制接口相连,以太网控制电路直接与DSP芯片的EMAC接口相连。 结合图2,PLL时钟电路主要由27MHz和36MHz晶振、1.8V电源、两个静噪滤波器组成,27MHz和36MHz晶振的信号输出端直接接至DM648的时钟信号输入接口 CLKINl与CLKIN2,作为芯片的外部时钟信号源;1.8V电源经由两路静噪滤波器滤波后接入DM648的PLL电源接口 PLLVl与PLLV2的两个端口,为DM648片内PLL时钟电路提供所需电源。 图3a、图3b显示,程序存储器采用FLASH存储器,FLASH存储器的数据端DQO?DQ15依次接至DSP芯片外部存储器接口的数据端AEDOO?AED15,FLASH存储器的地址端Al?A24依次接至DSP芯片外部存储器接口的地址端AEAOO?AEA23,FLASH存储器的地址端AO则接至DSP芯片外部存储器接口的ABAl端口,组成寻址空间达32M,数据宽度为16位的程序存储器。 结合图4a、图4b、图4c,数据存储器接口图,DDR2数据存储器I和DDR2数据存储器2的地址端AO?A13同时接至DM648片上动态存储器专用控制接口的DDR_A00?DDR_A13端口,DDR2数据存储器I的数据端DQO?DQ15接至DM648片上动态存储器专用控制接口数据端口的高16位DDR_DOO?DDR_D15,DDR2数据存储器2的数据端DQO?DQ15接至DM648片上动态存储器专用控制接口数据端口的低16位DDR_D16?DDR_D31。 结合图5a、图5b、图5c,以太网控制电路原理图,硬件接口 RJ45直接与网线等传输介质相连,接收以太网传输来的数据;以太网控制芯片88E1111数据输入端口 MDI +、MDI -、MDI +、MDI -、MDI +、MDI -、MDI +、MDI -依次接至 RJ45 的 Tl+、Tl-、T2+、T2-、T3+、T3-、T4+、T4-管脚,数据输出端口 S_0UT+、S_0UT-接至 DM648 片上 EMAC负责以太网数据接收的SGMI10RXN和SGMI10RXP端口,88E1111的S_IN+、S_ I 本文档来自技高网
...

【技术保护点】
一种带钢表面图像数据处理装置,其特征在于,包括DSP芯片、PLL时钟电路、程序存储器、数据存储器、以太网控制电路、电源模块和CCD相机;DSP芯片通过芯片的外部存储器接口与程序存储器相连,数据存储器通过数据总线和DSP芯片的动态存储器专用控制接口相连,以太网控制电路直接与DSP芯片的EMAC接口相连;所述DSP芯片采用TI公司的DSP芯片DM648作为核心处理器,芯片具有外部存储器接口、动态存储器专用控制接口、EMAC接口、时钟信号输入接口、PLL电源接口;所述PLL时钟电路由晶振芯片及静噪滤波器组成;所述程序存储器使用FLASH存储器作为DSP芯片的程序存储器,DSP芯片外部存储器接口的数据端和地址端分别接至FLASH存储器的数据端和地址端;所述数据存储器使用两片动态存储器DDR2芯片,分别与DSP芯片的动态存储器专用控制接口相连,两片动态存储器的数据端口分别与动态存储器专用控制接口的高16位与低16位数据端口相连;所述以太网控制电路由88E1111以太网控制芯片、硬件接口RJ45组成。

【技术特征摘要】

【专利技术属性】
技术研发人员:王奎越王军生王靖震宋宝宇高冰杨东晓刘宝权宋君吴萌金耀辉
申请(专利权)人:鞍钢股份有限公司
类型:新型
国别省市:辽宁;21

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1