主机板检修治具制造技术

技术编号:10377238 阅读:220 留言:0更新日期:2014-09-03 21:03
本实用新型专利技术提供一种主机板检修治具,其连接于一监控电脑与一待测主机板之间,监控电脑产生虚拟CPU核心电压的指令,待测主机板上插接CPU假负载,待测主机板开机时产生CPU供电状态电信号;且所述主机板检修治具包括:第一传输模块、CPLD与第二传输模块,且第一传输模块连接监控电脑,CPLD连接第一传输模块,第二传输模块连接CPLD及CPU假负载;其中,虚拟CPU核心电压的指令从监控电脑输入至第一传输模块,由CPLD处理成脉冲信号,再由第二传输模块将脉冲信号输出至CPU假负载以供待测主机板开机;CPU供电状态电信号从CPU假负载输入至第二传输模块,由CPLD处理成CPU供电状态指令,再由第一传输模块将CPU供电状态指令输出至监控电脑。

【技术实现步骤摘要】
主机板检修治具
本技术涉及一种主机板检修治具,特别是一种可防止中央处理器于检修时因不当的电流电压供应而烧毁的主机板检修治具。
技术介绍
CPU供电电路为CPU提供电能,保证CPU在高频、大电流工作状态下稳定地运行,满足正常工作的需要,是电脑主机板中唯一工作在大电流状态的供电电路单元,由于供电电路元器件发热量较大,市网的强电磁脉冲及周围环境条件因素也能影响到本供电电路,所以它是电脑主机板中故障率最高的部位。CPU是主机板的运作核心,因此在维修主机板时,需要安装一 CPU在主机板上才能使主机板正常工作。送来检修的主机板在进行检修之前,往往无法事先了解其故障之处,再加上有些故障的主机板无法提供正常的电压,使得开机测试时,待检修的主机板因为异常的CPU供电电压或CPU供电电流将测试用的CPU烧毁。
技术实现思路
本技术的主要目的在于提供一种可防止中央处理器于检修时因不当的电流电压供应而烧毁的主机板检修治具。 本技术提供一种主机板检修治具,其连接于一监控电脑与一待测主机板之间,监控电脑产生虚拟CPU核心电压的指令,待测主机板上插接CPU假负载,待测主机板开机时产生CPU供电状态电信号;且所述主机板检修治具包括:第一传输模块、CPLD与第二传输模块,且第一传输模块连接监控电脑,CPLD连接第一传输模块,第二传输模块连接CPLD及CPU假负载;其中,虚拟CPU核心电压的指令从监控电脑输入至第一传输模块,由CPLD处理成脉冲信号,再由第二传输模块将脉冲信号输出至CPU假负载以供待测主机板开机;CPU供电状态电信号从CPU假负载输入至第二传输模块,由CPLD处理成CPU供电状态指令,再由第一传输模块将CPU供电状态指令输出至监控电脑。与现有技术相比较,本技术主机板检修治具结合CPU假负载与监控电脑,可对待测主机板进行开机,并对开机过程中待测主机板上的CPU供电电路进行预检查,维修人员可通过监控电脑上的供电状态结果了解待测主机板上的CPU供电电路是否正常,在CPU供电电路正常时,再将CPU装上待测主机板开始检测,从而防止CPU于检修时因不当的电流电压供应而烧毁。【【附图说明】】图1为本技术主机板检修治具的结构示意图。【【具体实施方式】】请参阅图1所示,本技术主机板检修治具30连接于一监控电脑10与一待测主机板20之间,用于对待测主机板20上的CPU供电电路进行预检查。监控电脑10产生虚拟CPU核心电压(CPU Vcore)的指令,待测主机板20上插接CPU假负载21,待测主机板20开机时产生CPU供电状态电信号。监控电脑10可根据CPU假负载21的型号产生相应的虚拟CPU核心电压(CPU Vcore)的指令,也可以根据待测主机板20的开机时序产生相应的虚拟CPU核心电压(CPU Vcore)的指令。所述主机板检修治具30包括:第一传输模块31,其连接监控电脑10,第一传输模块31用以对主机板检修治具30与监控电脑10之间的信号进行双向传输;于本实施例中,第一传输模块31包括805IMCU311、USB模块312与USB连接器313,USB模块312连接于8051MCU 311与USB连接器313之间,USB连接器313与监控电脑10之间通过USB线缆连接;CPLD 32 (CP LD 的全称:Comp I ex Programmable Logic Device,复杂可编程逻辑器件),其连接第一传输模块31 ;于本实施例中,CPLD 32连接805IMCU 311 ;第二传输模块33,其连接CPLD 33及CPU假负载21,第二传输模块33用以对主机板检修治具30与CPU假负载21之间的信号进行双向传输。预检查过程中,虚拟CPU核心电压的指令从监控电脑10输入至第一传输模块31,由CPLD 32处理成脉冲信号,再由第二传输模块33将脉冲信号输出至CPU假负载21以供待测主机板20开机;于本实施例中,第二传输模块33输出至CPU假负载21的脉冲信号包括Vcore信号、SVID Clk信号、SVID Data信号与VSS信号。在待测主机板20开机的过程中,CPU供电状态电信号从CPU假负载21输入至第二传输模块33,由CPLD 32处理成CPU供电状态指令,再由第一传输模块31将CPU供电状态指令输出至监控电脑10 ;于本实施例中,CPU供电状态电信号包括Powerok状态信号与PowerGood状态信号。若CPU供电电路正常,待测主机板20上产生正常的CPU供电状态电信号,监控电脑10上显示CPU供电状态正常,让维修人员了解待测主机板20上的CPU供电电路正常,可直接装上CPU后检修CPU供电电路外的问题故障;若CPU供电电路异常,待测主机板20上产生异常的CPU供电状态电信号,监控电脑10上显示CPU供电状态异常,让维修人员了解待测主机板20上的CPU供电电路异常,需先进行CPU供电电路检修,待CPU供电电路正常后方可装上CPU检修其它问题故障。本技术主机板检修治具30结合CPU假负载21与监控电脑10,可对待测主机板20进行开机,并对开机过程中待测主机板20上的CPU供电电路进行预检查,预检查结束后,维修人员可通过监控电脑10上的供电状态结果了解待测主机板20上的CPU供电电路是否正常,在CPU供电电路正常时,再将CPU装上待测主机板20开始检测,从而防止CPU于检修时因不当的电流电压供应而烧毁。以上所述,仅为本技术的【具体实施方式】,但本技术的保护范围并不局限于此,任何熟悉本
的技术人员在本技术揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本技术的保护范围之内。因此,本技术的保护范围应以权利要求的保护范围为准。本文档来自技高网
...

【技术保护点】
一种主机板检修治具,其连接于一监控电脑与一待测主机板之间,监控电脑产生虚拟CPU核心电压的指令,待测主机板上插接CPU假负载,待测主机板开机时产生CPU供电状态电信号;其特征在于所述主机板检修治具包括:第一传输模块、CPLD与第二传输模块,且第一传输模块连接监控电脑,CPLD连接第一传输模块,第二传输模块连接CPLD及CPU假负载;其中,虚拟CPU核心电压的指令从监控电脑输入至第一传输模块,由CPLD处理成脉冲信号,再由第二传输模块将脉冲信号输出至CPU假负载以供待测主机板开机;CPU供电状态电信号从CPU假负载输入至第二传输模块,由CPLD处理成CPU供电状态指令,再由第一传输模块将CPU供电状态指令输出至监控电脑。

【技术特征摘要】
1.一种主机板检修治具,其连接于一监控电脑与一待测主机板之间,监控电脑产生虚拟CPU核心电压的指令,待测主机板上插接CPU假负载,待测主机板开机时产生CPU供电状态电信号;其特征在于所述主机板检修治具包括:第一传输模块、CPLD与第二传输模块,且第一传输模块连接监控电脑,CPLD连接第一传输模块,第二传输模块连接CP...

【专利技术属性】
技术研发人员:陈浩彬温增兴
申请(专利权)人:昆达电脑科技昆山有限公司神达电脑股份有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1