英特尔公司专利技术

英特尔公司共有18493项专利

  • 一种装置和方法,用于加载、验证和/或执行被存储在专用存储器中的经验证代码模块。
  • 处理器(110)包括数字节制装置(130),用于监视处理器的指令执行流水线(120)的各种单元(124)的活动性,并根据所监视的活动性确定处理器(110)的功率状态。响应于处理器(110)的功率状态达到一个阈值,使用两种或者更多种功率控...
  • 本发明提供用于调整诸如处理器的集成数字电路的活动的机制,以减少可归因子时钟门控触发的电流变化的电压变化。处理器包括一个或多个功能单元和电流控制电路,电流控制电路监控处理器功能单元的活动状态,以估计n个时钟周期上消耗的电流。电流控制电路根...
  • 一种处理器包括局部可寻址存储器如SRAM,与存储器层次结构的最高级的局部超高速缓冲存储器如1级(L1)存储器相平行。局部存储器控制器可处理对(L1)存储器的访问。局部存储器控制器可确定包括请求的存储器位置的页,并检查页描述符如L1  S...
  • 一种系统,包括应用处理器和基带处理器,所述应用处理器和基带处理器可以被配置来进行通信,所述通信通过数据传输来进行,其中,根据寄存器的数据字段中的被编程位,所述数据是十六进制格式、八进制格式或十进制格式的。
  • 一种方法,包括:    进入第一电路的一种操作模式,其中如果当第一电路处于所述一种操作模式时,第一电路接收到输入/输出(I/O)请求,那么第一电路阻止所述I/O请求被执行并且存储所述I/O请求以便将来执行;以及    进入第一电路的另一...
  • 一种方法,包括:    从第一处理系统向与第二处理系统相关联的重要产品数据(VPD)地址寄存器发起配置写入事件;以及    对检测到第二处理系统已写入VPD数据寄存器作出响应,向与第二处理系统相关联的VPD数据寄存器发起配置读取事件。
  • 一种处理器包括处理器核心和系统总线,前者解释和执行指令,后者使该处理器能和一系统相通信。系统总线接口可包括填充总线和DMA总线。系统总线接口可包括在填充总线和DMA总线之间的线桥,使系统总线接口把放置在填充总线的信息重新传送到DMA总线...
  • 修改版本标识寄存器的内容的实施例包括既可读又可写的版本标识寄存器(该版本标识寄存器的内容是可修改的)。还包括版本标识修改位。只有当版本标识修改位被设置成表示将可接受对版本标识寄存器的写时,才可修改版本标识寄存器的内容。
  • 基于检测到用户事件,将具有多个性能状态的集成电路直接从第一性能状态转换到第三性能状态的方法、装置和系统。该集成电路具有多个性能状态,包括第一性能状态、高于第一性能状态的第二性能状态和高于第二性能状态的第三性能状态。
  • 一种方法,包括:    使用第一整数操作数和第二整数操作数来执行算术运行,以产生整数结果;    依据第一整数操作数、第二整数操作数及整数结果来执行非冗余补偿,以产生补偿结果;以及    验证补偿结果以判定是否存在有错误状态。
  • 一种方法,包含:    确定请求的数据是否被存储在存储器中;    如果所请求的数据没有被存储在所述存储器中,则确定在预定数目的最近数据存取期间是否已经发生了用于存取所请求数据的多个请求;以及    如果在所述预定数目的最近数据存取期间...
  • 一种设备,包括:    多个处理器核心,每个处理器核心包含专用高速缓存器;    一共享高速缓存器;    与每个专用高速缓存器和所述共享高速缓存器相耦合的内部探听总线,用于将数据从每个专用高速缓存器传送到其他专用高速缓存器和所述共享高...
  • 一种方法,包括:    在主机处理系统上执行列举过程,以配置连接到数据总线的一个或多个设备;    在列举过程期间对主机处理系统隐藏设备和设备功能中的至少一个,所述的设备和设备功能中的至少一个连接到数据总线;和    配置所述的设备和设...
  • 基于处理器的系统(10)从较高能耗状态向较低能耗状态的转变可以通过使显示器(16)逐渐变暗来实现。通过避免使显示器(16)突然变为黑屏,用户较不容易注意到所述转变和简单操作一个按键而将系统(10)变回到较高能耗状态以确信他们的计算机没有...
  • 本发明描述了一种计算机系统,其具有框架和可以插入所述框架中的多个服务器单元组件。每个服务器单元组件具有与所述框架上的框架部件相接合的机箱部件。热量从机箱部件传递到框架部件,但服务器单元组件仍然可以被移出框架。在一个实施例中,空气输送管覆...
  • 本发明提供了一种方法和装置,用于向包括一串符号的关键字中的符号指派逻辑层号,并且至少部分基于所述逻辑层号,而不是基于代表所述关键字中每个符号的节点之间的路径,在多路基数树的一个节点层中存储所述关键字的条目。
  • 一种技术包括放大来自存储器总线接口(16)的数据信号。所放大的数据信号被采样,且响应存储器总线(20)上没有发生预定操作而有选择地禁止所述放大器。在本发明的一些实施例中,响应存储器总线上所述预定操作的开始而有选择地使能所述放大。
  • 在一个实施例中,方法包括接收程序代码的二进制编码。该二进制编码是基于第一指令集体系结构的。该方法还包括翻译所述二进制编码,其中,翻译后的二进制编码是基于第一指令集体系结构和第二指令集体系结构的结合的。
  • 在实施例中,一种装置包括存储器,用于包含与至少一个指令相关联的至少一个功率值。所述至少一个功率值指示装置执行所述至少一个相关联的指令所需的功率量。该装置还包括指令调度器,用于接收所述至少一个功率值和所述至少一个指令。指令调度器基于所述至...