英特尔公司专利技术

英特尔公司共有18493项专利

  • 一种方法包括产生第一信号以确定:a)在存储器中的位置;以及2)第二信号在存储器中的长度,所述第一信号具有交叉平台编码。所述第一信号被存储以便于它可由应用程序来存取。
  • 本发明公开了一种增强型通用输入/输出通信体系结构、协议以及相关的方法。
  • 本发明公开了一种增强型通用输入/输出通信体系结构、协议以及相关的方法。
  • 本发明公开了一种增强型通用输入/输出通信体系结构、协议以及相关的方法。
  • 多线程处理器中的一种机制,用于根据指示多少线程正在使用中的配置信息来分配资源。
  • 一种使用分布式高速缓存器的系统和方法。更具体来讲,本发明涉及一种可扩充的方法,该方法用于通过实现分布式高速缓存器来改善高速缓存器的带宽和等待时间性能。分布式高速缓存器消除了单一的单片式高速缓存器系统在结构上和实现方式上的不利影响。
  • 一种处理器具有分别含有第一与第二分组数据的第一与第二存储器。各分组数据包含第一、第二、第三与第四数据元素。一个乘-加电路耦合在第一与第二存储区上。乘-加电路包含第一(810)、第二(811)、第三(812)及第四乘法器(813),其中各...
  • 描述一种用于在计算机和通信网络中管理文件的方法和装置。
  • 本发明提供了一种机制,用于在支持并发多线程的处理器上处理中断。分配处理器的资源以提供多个逻辑处理器。响应于公用中断,多个逻辑处理器竞争访问共享寄存器。访问所述共享寄存器的第一个逻辑处理器处理所述公用中断。其余的逻辑处理器从该中断返回。
  • 在本发明中,在高速缓存装置中使用了上下文标识符。在高速缓存写操作期间,上下文标识符可被写入到高速缓存线的标签中,或者可作为高速缓存线标签的附加信息而被写入。在高速缓存读操作期间,可以将已发射的指令的上下文标识符与高速缓存线的标签中的上下...
  • 本发明提供了一种在片上系统中分布式直接存储器访问的方法、装置和系统。DMA控制器单元被分布到要求直接存储器访问的各个功能模块。这些功能模块接口到其上发生直接存储器访问的系统总线。要求进行直接存储器访问的全局缓冲存储器耦合到系统总线。利用...
  • 在一个实施例中,一个监测点引擎产生便于复杂集成电路器件(如,流水线处理器)的代码开发产生监测点。
  • 根据一个实施例,公开了一种系统。所述系统包括服务器计算机、耦合到服务器计算机的传输介质以及耦合到所述传输介质的客户计算机。所述客户计算机包括安全性组件,其具有对存储在客户计算机处的日志的专有访问权。
  • 通过电子收据系统(310)记录商业交易包括在移动设备(380)和电子收据终端(330)之间建立连接,并将商业交易的电子收据从电子收据终端(330)发送到移动设备(380)。
  • 一条双向多点处理器总线连接到多个总线代理。通过在多重抽吸信号模式中操作该总线能够增加总线吞吐量,在这种模式下多个信息单元由一个驱动代理以总线时钟频率倍数的速度驱动到一条总线上。驱动代理还激活一个选通脉冲以标识用于这些信息单元的采样点。用...
  • 本发明公开了一种用于更新平台固件的方法。这种更新平台固件的能力利用了被称为固件卷(FV)的用于固件存储设备的标准软件抽象,所述固件卷通过固件文件系统(FFS)被管理。FFS使固件文件能独立地被创建、删除和更新。FFS还通过利用存储在每个...
  • 一种具有一串处理元件的蒙哥马利乘法器电路,通过使初始参数传播通过用于其他目的的寄存器,而在每个处理元件中使用更少的电路逻辑。每个处理元件中的累加寄存器被用来将初始参数传播通过所述串。在一个实施例中,初始参数首先被传播通过地址寄存器直到其...
  • 本发明公开了一种方法,用于实现更快的数据结构类型检查。在一个实施例中,对应于数据对象的连续类型层次结构引用被缓存在该数据对象的数据结构内。该数据结构可包括子树日志,用于存储所述数据结构类型层次结构的连续超类(类型层次结构引用)。这使得可...
  • 在确定被请求的数据和/或(一个或多个)指令是否存储在第一存储器中之前或者同时,发出请求提示。响应于该请求提示,而访问第二存储器以提取数据和/或(一个或多个)指令。从第二存储器取得的数据和/或(一个或多个)指令被存储在缓冲器中。如果被请求...
  • 本发明提出了一种点到点互连和通信体系结构、协议及有关方法。