浪潮电子信息产业股份有限公司专利技术

浪潮电子信息产业股份有限公司共有7503项专利

  • 本申请公开了一种晶体管及其制作方法,该晶体管包括衬底;设于衬底上的六方氮化硼绝缘层;设于六方氮化硼绝缘层上的沟道层、源电极和漏电极,沟道层包括多层不同种类的二维半导体层,源电极和漏电极分别与沟道层的端部接触,六方氮化硼绝缘层和二维半导体...
  • 本申请公开了一种基于I2C总线的通信方法,应用于第二设备中,包括:接收第一设备发送的启动信号;在接收启动信号之后,按照I2C总线的通信规则与第一设备进行数据交互,并且当与第一设备传输任意1个bit的数据时,数据的接收方通过对1bit的数...
  • 本申请提供了一种RDMA网络节点的连接重配方法、装置、系统及介质,该方法包括:接收重配请求,重配请求携带需重配节点的标识,需重配节点包括发起节点、旧节点和新节点,控制发起节点根据重配请求向旧节点发送断开连接请求,以使发起节点和旧节点断开...
  • 本申请公开了一种带内FPGA升级方法、装置、设备及存储介质。该方法包括:通过终端命令编译目标设备驱动信息,以得到所述操作系统下针对FPGA升级的驱动文件;利用所述驱动文件,通过基本输入输出系统访问FPGA的FLASH存储器;根据目标镜像...
  • 本申请实施例公开了一种扩展芯片的调试升级系统、方法和装置,将BMC与第一UART SW芯片连接;每个扩展芯片连接至少一个第二UART SW芯片;第一UART SW芯片与各第二UART SW芯片连接。BMC与CPLD连接,依据当前所需调试...
  • 本申请提供一种测试方法、装置及相关设备,将DMA传输信息下发到待测PCIe设备,以便待测PCIe设备根据DMA传输信息进行DMA数据的搬移,DMA传输信息包括源地址和目的地址,则待测PCIe设备根据DMA传输信息从PCIe设备的内存中读...
  • 本申请公开了一种基于BIOS的FPGA加密方法、装置、设备及介质。该方法包括:利用BIOS通过硬件链路进入FPGA的加载连接通道;所述加载连接通道为程序从FLASH存储器拷入静态随机存取存储器的连接通道;通过所述加载连接通道利用所述BI...
  • 本申请公开了一种片上系统及数据比较方法、装置、设备、计算机存储介质,包括:连接在高速总线上的SPI控制器;与高速总线连接的DMA;连接在低速总线上的具有打印功能的uart设备;其中,DMA的源地址为SPI控制器,DMA的目的地址为uar...
  • 本申请公开了一种服务器及其节点设备信息获取方法、装置、电子设备、可读存储介质。多节点服务器的BMC所在管理板与主节点所在板对接,管理信号经过主节点通过中背板分别传输至各从节点。BMC与每个节点的逻辑单元相连,主节点的逻辑单元分别与各从节...
  • 本申请公开了一种PCB模型提取方法、装置、设备及介质,包括:确定目标PCB链路对应的校正链路;其中,所述校正链路中不包含所述目标PCB链路中的目标器件,并且,所述目标器件为能够对链路造成非线性影响的器件;基于耗散因子参数对所述校正链路进...
  • 本申请公开了一种电源管理电路,包括输入MOS管、反向阻断MOS管、防反接MOS管、第一电阻、第二电阻、第三电阻;输入MOS管的漏极用于与输入电源连接;反向阻断MOS管的源极串联至输入MOS管的源极,漏极为电源管理电路的输出端用于输出供电...
  • 本申请公开了一种数据通信方法、装置、电子设备及可读存储介质。其中,方法包括将用户态的多个用户线程同时分别拷贝至内核态对应的缓存区中,并为各用户线程分配相应的线程标识信息。对每个用户线程,将基于当前用户线程对应的缓存区和线程标识信息所生成...
  • 本发明公开了一种CNN分析方法,考虑到CNN模型的每一个卷积层在对图像进行处理时实际是利用自身的统计信息对图像进行处理,因此本申请在基于已训练神经网络模型的反向生成算法中添加了基于统计信息构建的特征表达式,得到新的反向生成算法,如此一来...
  • 本申请公开了模型训练、点云缺失补全方法、装置、电子设备及计算机可读存储介质,模型训练方法包括:获取训练缺失点云数据;将训练缺失点云数据输入初始模型,得到训练修复点云数据,并基于训练修复点云数据和训练缺失点云数据对应的原始点云数据调整初始...
  • 本发明公开了一种基于FPGA的信息管理装置,考虑到广大用户的委托信息汇聚起来后可以从宏观的角度分析整个市场上用户的全局委托信息,因此本申请中可以基于从指定证券交易所发送的行情报文得到的最新的股票委托交易订单以及最新的股票成交订单,对指定...
  • 本发明公开了一种源代码跨架构的同步构建方法、装置、设备及计算机可读存储介质,该方法应用于K8s集群的控制节点,包括:根据获取的流水线执行指令中的流水线定义信息,生成流水线执行指令对应的流水线从节点实例;根据流水线执行指令中的处理器架构要...
  • 本申请公开了一种多级联邦YARN集群的资源分配方法、装置、设备及介质,应用于联邦集群,包括:当接收到客户端所发送的目标资源请求时,则将联邦集群中能够满足目标资源请求且能提供最低计算资源的多级联邦集群设置为本地联邦集群;判断本地联邦集群是...
  • 本申请实施例公开了一种芯片验证方法,当对芯片进行验证时,获取第一验证方式对应的验证用例,以利用验证用例对芯片的第一特征进行验证,获得第一覆盖率。当根据第一覆盖率无法确定芯片的第一特征是否被验证时,利用第二验证方式对芯片的第一特征进行验证...
  • 本申请公开了一种加密芯片,基于FPGA设计,包括:搬运填充模块;与搬运填充模块连接的8个缓存队列;与每个缓存队列均连接的轮转计数模块;与8个缓存队列一一对应连接的Z32组合逻辑模块;与8个Z32组合逻辑模块分别连接的缓存模块;与缓存模块...
  • 本申请公开了一种服务器启动方法、装置、电子设备及可读存储介质。其中,方法包括预先根据ARM架构服务器的双RAID卡和各硬盘的底层驱动文件生成硬件标准信息,并将硬件标准信息加载至BIOS中;在BIOS中构建维持双RAID卡正常运行的应急通...