ARM有限公司专利技术

ARM有限公司共有1319项专利

  • 图形处理器。当执行基于图块的渲染时,执行第一预通道操作,其中处理图块的基元序列中的基元以确定基元序列的可见性信息,可见性信息可用于确定基元序列中的基元的片段是否应随后进一步针对渲染输出被处理。此后,执行第二主通道操作,其中基于所确定的基...
  • 一种设备,包括:复位电路系统,该复位电路系统用以执行冷复位并通过将被复位该冷复位的状态子集复位而执行暖复位;和分支记录电路系统,该分支记录电路系统用以执行分支记录以将与经处理分支指令有关的信息存储在分支记录存储电路系统中。该分支记录电路...
  • 提供了用于管理预取事务的装置和方法。该装置具有互连件,用于在耦合到该互连件的元件之间提供通信路径。耦合到该互连件的该元件至少包括用于发起事务的请求器元件、以及多个完成器元件,每个完成器元件被布置成对由该完成器元件接收的事务做出响应。拥塞...
  • 提供了一种数据处理装置,该数据处理装置包括:被配置为向存储器系统发出访问请求的存储器访问电路;被配置为估计由这些访问请求访问的存储器行地址上的统计基数计数的估计电路;以及被配置为在该统计基数计数的估计期间应用基于时间的指数衰变的衰变电路。
  • 响应于确定电路确定要通过互连件发送到接收方的数据的部分具有预定值,数据发送电路执行数据删除以进行以下操作:省略发送与具有该预定值的数据的该部分相对应的至少一个数据FLIT;以及发送数据删除指定FLIT,该数据删除指定FLIT指定数据删除...
  • 本发明提供了一种提示者数据处理装置,该提示者数据处理装置设置有处理电路,该处理电路确定要在被提示者数据处理装置上执行的执行上下文将需要虚拟到物理地址转换。提示电路向被提示者数据处理装置传输预取关于另一数据处理装置的执行上下文的虚拟到物理...
  • 本文所述的各种具体实施涉及具有核心电路和硬件的设备,该核心电路和硬件具有功能路径和与这些功能路径协同定位的金丝雀路径。该设备可具有定时监测器,这些定时监测器在下垂事件期间监测并测量这些功能路径和这些金丝雀路径的数字定时裕度。此外,该设备...
  • 公开了与向量处理中的多个向量的预测相关的设备、方法和程序。公开了预测信息的编码,该编码包括元素大小和元素计数,其中该预测信息包含由该元素计数给出的连续相同预测指示符的多重性,每个预测指示符对应于该元素大小。
  • 提供地址转换电路系统以及一种用于执行地址转换的方法。该地址转换电路系统响应于接收到第一地址而通过执行预定最大数目次循序查找来执行该第一地址与第二地址之间的地址转换。该地址转换电路系统被配置为支持包括2N个项目的一般分页表以及包括2N*M...
  • 本发明提供了一种数据处理装置,该数据处理装置包括生成关于一个或多个指令的组的控制流预测的控制流预测电路。由该控制流预测电路使用的存储电路将用于针对指令组中的每个指令生成该控制流预测的数据与这些指令组相关联地存储。控制流预测更新电路依据当...
  • 本发明提供了一种数据处理装置和操作数据处理装置的方法。该数据处理装置包括在单个芯片上经由网络连接的多个处理元件,该多个处理元件被布置为形成触发式空间架构。每个处理元件包括前端电路,该前端电路被配置为生成触发指令的,该触发指令被传递到解码...
  • 提供了一种处理设备、方法和计算机程序。该设备包括:用以解码指令的解码电路系统;和用以施加由该指令指定的向量处理操作的处理电路系统。该解码电路系统被配置为响应于指定各自包括在多个数据元素位置上的来源数据元素的多个来源向量寄存器、一个或多个...
  • 一种装置具有用于执行指令的处理电路和用于存储地址预测信息的地址预测存储电路,该地址预测信息用于预测要由该处理电路执行的即将到来的指令。该处理电路响应于用于生成指针的指针签名的指令,基于该指针的地址和密码密钥生成该指针的该指针签名。该地址...
  • 一种装置包括:存储器访问电路(11),该存储器访问电路用于处理请求访问存储器系统(10,32)的存储器访问请求;和访问频率跟踪电路(40)。响应于请求访问存储器地址空间的给定页面的给定存储器访问请求,该访问频率跟踪电路(40)确定机会依...
  • 本发明提供了一种用于调节图像传感器的曝光水平的方法。该方法包括接收由该图像传感器捕获的当前图像的强度值,该图像传感器在该当前图像被捕获时具有初始曝光水平。该方法包括基于将至少该当前强度值的至少一个特性与一个或多个标准进行比较来确定强度状...
  • 本公开提供了一种片上存储器。该存储器包括字线区段、输入/输出(I/O)电路和控制电路。每个字线区段包括多个字线,并且每个字线区段耦接到不同字线控制电路。该控制电路被配置为响应于接收到包括地址的访问请求,对该地址进行解码,包括基于该地址来...
  • 本公开提供了用于片上存储器诸如系统高速缓存存储器以及其他存储器的动态功率管理。该存储器包括字线区段、输入/输出(I/O)电路和控制电路。每个字线区段包括多个字线,并且每个字线区段耦接到不同字线控制电路。该控制电路被配置为响应于接收到包括...
  • 提供了一种数据处理装置和方法。该数据处理装置包括多个处理元件,该多个处理元件经由网络连接、布置在单个芯片上以形成空间架构。每个处理元件包括用于执行处理操作的处理电路和用于执行数据传送操作并向网络发出对所请求数据的数据传送请求的存储器控制...
  • 提供了一种装置、方法和计算机可读介质。该装置包括:互连电路,该互连电路用于将设备耦接到一个或多个处理元件以及一个或多个存储结构。该装置还包括:储藏电路,该储藏电路被配置为从该设备接收储藏事务,每个储藏事务包括有效载荷数据和控制数据。该储...
  • 提供了一种电路,该电路包括高速缓存存储装置,该高速缓存存储装置包括随机存取存储器存储元件阵列,该高速缓存存储装置被配置为将数据存储为高速缓存存储数据单元;其中,该高速缓存存储装置包括多个高速缓存扇区,每个高速缓存扇区包括m个高速缓存存储...