ARM有限公司专利技术

ARM有限公司共有1319项专利

  • 一种装置包括除法/平方根流水线,该除法/平方根流水线包括:多个除法/平方根迭代流水线阶段,每个除法/平方根迭代流水线阶段用于执行数字递推除法或平方根运算的相应迭代;和信号路径,这些信号路径用于将一个除法/平方根迭代流水线阶段在一次迭代中...
  • 响应于指令解码器对指定第一地址范围指定参数和第二地址范围指定参数以及步幅参数的范围预取指令进行解码,预取电路根据该第一地址范围指定参数和该第二地址范围指定参数以及该步幅参数来控制将数据从多个指定地址范围预取到至少一个高速缓存中。每个指定...
  • 本发明描述了用于处理用于神经网络的数据的系统和方法。该系统包括非暂态存储器,该非暂态存储器被配置为接收定义权重内核的数据比特,该数据比特适于处理输入数据;和数据处理单元,该数据处理单元被配置为:接收定义该神经网络的权重内核的比特,该权重...
  • 本发明公开了一种方法和处理器,该处理器包括命令处理单元,该命令处理单元用以从主处理器接收待执行的命令序列;以及基于该命令序列生成多个任务。该处理器还包括多个计算单元,每个计算单元具有用于执行第一任务类型的任务的第一处理模块、用于执行不同...
  • 公开了示例方法、装置和/或制品,该示例方法、装置和/或制品可全部或部分地实施用于将图像反走样操作应用于图像帧的技术。
  • 本文公开了一种图形处理器,该图形处理器包括可编程执行单元,该可编程执行单元可操作为执行程序以执行图形处理操作。该图形处理器还包括专用机器学习处理电路,该专用机器学习处理电路可操作为执行针对机器学习处理任务的处理操作。该机器学习处理电路与...
  • 当在图形处理系统中执行基于图块的渲染时,针对待渲染的图块的相应子区域维护表示待处理的片段的列表,其中每个列表条目尤其至少包括列表条目所表示的一组片段在图块子区域内的覆盖范围的指示和列表条目所表示的一组片段是否有资格经历特定处理操作的指示...
  • 本公开的各方面涉及一种装置,该装置包括:具有空间布局的多个处理元件;和用于对所述多个处理元件进行工作负载分配的控制电路。该控制电路被配置为基于定时参数来确定待去激活的一个或多个有效处理元件;基于该空间布局,确定待激活的一个或多个无效处理...
  • 本公开提供了一种装置,该装置支持解码和执行指定块大小参数的大容量存储器指令。该装置包括控制电路,该控制电路用于确定与该块大小参数对应的该块大小是否超过预定阈值,并且执行微架构控制动作,以影响由存储器操作处理电路对至少一个大容量存储器操作...
  • 当在图形处理系统中执行基于图块的渲染时,针对待渲染的图块的相应子区域维护表示待处理的片段的列表,其中每个列表条目表示一组一个或多个片段并且包括列表条目所表示的一组片段在图块子区域内的覆盖范围的指示。然后使用列表条目的覆盖范围信息来为表示...
  • 本发明涉及一种方法、系统和装置,其提供位稀疏神经网络优化。不是在字级上对权重和激活元素进行量化和剪枝,而是在位级上对权重和激活元素进行剪枝,这降低了权重和激活数据中有效“设置”位的密度,从而有利地通过降低推理期间的位级切换程度来减少神经...
  • 根据本公开的一个具体实施,一种集成电路包括比较器电路,该比较器电路耦接到多端口存储器的外围电路并且被配置为在针对多端口存储器的一个或多个相应位单元检测到存储器地址冲突时将一个或多个数据输入信号或一个或多个写入使能信号传输到相应存储器输出...
  • 本发明提供了一种装置和方法,该装置包括:互连电路,该互连电路用于将设备耦接到一个或多个处理元件,每个处理元件在可信执行环境中操作;和安全储藏决定电路,该安全储藏决定电路用于从该设备接收储藏事务并且将所允许的储藏事务重定向到该一个或多个处...
  • 本文所述的各种具体实施涉及具有存储器的设备,该存储器具有位单元的存储体,其中每个存储体具有位单元阵列。该设备可具有标头电路,该标头电路在唤醒操作模式期间使选定存储体上电并且使未选定存储体掉电。在一些情况下,在该唤醒操作模式期间,仅该存储...
  • 公开了数据处理装置和数据处理的方法,其中处理元件维持存储器中的缓冲器以支持该处理元件执行的数据处理。写入指针指示该缓冲器中的当前写入位置。高速缓存保持经受该数据处理操作的该数据的副本,并且在高速缓存行数据单元中执行从该存储器到该高速缓存...
  • 本发明提供了一种方法,该方法包括响应于功率下降警告,开始(102)检查点设定过程,该检查点设定过程包括将与由数据处理电路(10)执行的数据处理操作相关联的执行状态存储(104)到非易失性存储器(12)。该方法还包括在该非易失性存储器中保...
  • 提供了处理数据装置和数据处理方法。该装置中的处理器核响应于包括将数据项写到非易失性存储器的写操作的指令序列而执行数据处理操作。回写缓存存储处理器核从存储器取回和向存储器写的数据项的本地副本。提供了存储对由处理器核发起的写操作的指示的存储...
  • 本公开涉及数据处理。一种数据处理系统包括主节点,用于发起数据传输;一个或多个从节点,用于接收所述数据传输;以及本地节点,用于控制由所述数据处理系统存储的数据之间的相干性;其中从所述主节点到所述一个或多个从节点中的一个的至少一个数据传输绕...
  • 本发明描述了装置、方法和计算机程序,该装置包括:解码电路,该解码电路被配置为对指令进行解码;和处理电路,该处理电路响应于由该解码电路解码的这些指令来执行数据处理。响应于该解码电路对存储器复制大小确定指令进行解码,该存储器复制大小确定指令...
  • 地址转换电路(20)参考中间级页表和末级页表将虚拟地址转换成物理地址。末级页表内的末级描述符标识相关联的存储器区域的地址转换数据。中间级页表内的中间级描述符标识用于标识这些页表的下一级处的相关联页表的中间地址转换数据。页表更新电路(35...