ARM有限公司专利技术

ARM有限公司共有1319项专利

  • 互连电路系统(10)被配置为对一阻隔交易请求进行响应,以保持交易请求流内至少一些交易请求相对于所述阻隔交易请求的排序,这是通过不允许所述交易请求流中在所述阻隔交易请求之前发生的至少一些所述交易请求相对于所述交易请求流中在所述阻隔交易请求...
  • 用于执行浮点加法的装置和方法
    一种用于执行浮点加法的装置和方法。在操作数A和B上执行加法操作以产生结果R,操作数A和B以及结果R是具有有效数和指数的浮点值。预测电路基于对使操作数A和B经过非类符号相加而产生的输出中将出现的前零数的预测,生成移位指示。结果预归一化电路...
  • 本发明涉及拼贴式图形系统和操作这种系统的方法。拼贴式图形系统和操作这种系统的方法被提供用于针对包括多个拼贴块的帧来生成图形数据。提供了图形处理电路,其被布置来在第一操作模式和第二操作模式之间切换。在第一操作模式中,图形处理电路接收帧的多...
  • 本发明涉及图形处理。图形处理器包括顶点着色器20,该顶点着色器20处理来自顶点缓冲器26的输入属性值以便产生由图形处理器的光栅器/片段着色器22在处理用于显示的图像时使用的输出的顶点着色的属性值28。标识顶点着色器输出属性所依赖的顶点着...
  • 本发明涉及图形处理。图形处理器包括顶点着色器20,该顶点着色器处理来自顶点缓冲器26的输入属性值以便产生由图形处理器的光栅器/片段着色器22在处理用于显示的图像时使用的输出的顶点着色的属性值28。系统识别何时由顶点着色器20从顶点着色器...
  • 本发明涉及功率签名扰乱。一种数据处理装置被配置为响应于数据处理指令来对至少一个数据值执行数据处理操作。该数据处理装置包括:延迟单元,延迟单元位于该数据处理装置内的一路径上,其中,延迟单元被配置为对该路径上的信号的传送施加延迟,并且所述信...
  • 本发明揭示一种集成电路中具有高面积效益的接口装置布置。集成电路包含:核心,核心包含逻辑电路系统:多个接口装置,用于传送信号至处理核心以及从处理核心传送出信号,多个接口装置包含两种接口装置类型:一种类型为功率接口装置,功率接口装置用于向核...
  • 一种处理器(6)被提供,该处理器(6)具有多个硬件资源,诸如性能监视器(12)和上下文指针(18)。边界指示电路(14、20)储存边界值,该边界值是可编程的并且指示将硬件资源分割成第一部份和第二部份的边界位置。资源控制电路(16、22)...
  • 并行视频解码
    本发明涉及并行视频解码。视频解码装置和方法被公开。视频解码装置包括至少一个解析单元,至少一个解析单元被配置为接收输入视频数据作为包含有序的内部依赖关系的经编码的视频比特流。至少一个解析单元被配置为对经编码的视频比特流执行解析操作以生成输...
  • 存储器内的字线电压控制
    本发明提供存储器内的字线电压控制。存储器电路(2)包括位栅格(4),位栅格(4)被选择以利用字线(20)上的字线电压读取。字线电压控制电路(26)产生二步字线电压信号。字线电压首先增大至中间电平,在该中间电平下字线晶体管(12)将位栅格...
  • 本发明涉及图像编码方法。提供了一种根据预定编码格式生成图像编码的编码方法,每一个像素块被编码为经编码像素颜色集合,该经编码像素颜色集合包括基本颜色和相对于基本颜色的亮度偏移量的集合。基本颜色是从预定基本颜色集合中选择的,亮度偏移量集合被...
  • 公开了一种用于通过一互连发出事务请求至接收装置的启动装置。该启动装置包括:至少一个端口,用于从该互连接收请求和向该互连发出请求;阻隔产生器,用于产生阻隔事务请求,其向互连表明,应当通过不允许针对阻隔事务请求在事务请求流中对发生在阻隔事务...
  • 一种矢量浮点变元缩减技术。提供了一种处理设备,其具有处理电路(6、8)和译码器电路(10),译码器电路(10)响应于接收的变元缩减指令FREDUCE4、FDOT3R来生成用于控制处理电路(6、8)的控制信号(16)。变元缩减指令的动作是...
  • 本发明公开了对于显示在非安全域中的主题图像的安全性设置。一种数据处理设备被提供有处理器核,其可以在安全域和非安全域的任一者中操作。存储在存储器的安全区域内的数据仅在处理器核在安全域中运行时才可被访问。用于存储将被显示的显示图像的帧缓冲器...
  • 本发明涉及利用回写排序的连贯性控制。用于数据处理装置的互连电路提供将数个启动器设备与包括用于存储将被处理的至少一个数据项的存储器的至少一个接收设备互连的路线。启动器设备中的至少一个包括用于存储存储器中所存储的数据项的子集的本地副本的缓存...
  • 集成电路、时钟门控电路和方法
    一种集成电路、时钟门控电路和方法。集成电路(2)包括被布置为响应于具有操作时钟频率的操作时钟信号而操作的功能电路(4,6)。为了节能,时钟信号以低于操作时钟频率的分发时钟频率在集成电路(2)中被分发。时钟转换器(10)被提供来将分发时钟...
  • 提供了用于识别对专有电路布局的使用的方法。输入电路的布局的表示并且识别该电路的一组预定物理特征的位置。随后将该组位置与预先生成的特性图案文件相比较,该特性图案文件包括专有电路布局中的一组这些预定物理特征的相对位置的表示。如果该组位置匹配...
  • 本发明揭示一种数据处理设备,其包含响应数据处理指令来执行整数数据处理操作及浮点数据处理操作的处理电路,第一组整数寄存器可由处理电路用来执行整数数据处理操作,第二组浮点寄存器可由处理电路用来执行浮点数据处理操作。该处理电路响应于中断请求,...
  • 数据处理装置、追踪单元和诊断装置。追踪电路(8)生成指示由处理电路(4)执行的处理操作的追踪数据单元流。追踪电路(8)具有存储相应参考地址的多个参考地址寄存器(30-1)。当处理电路(4)执行与相关存储器地址相关联的处理操作时,追踪电路...
  • 利用相对和绝对增量值的数据压缩和解压缩。数据压缩器包括:接收数据流的数据输入端;生成已压缩数据值的增量值计算器,其接收多个数据项目,访问数据仓库以确定数据项目的相关数据项目是否存储在数据仓库中,响应于存储了,从数据仓库获取相关数据项目并...