The present invention relates to an image processing circuit and an image data processing method, an electro-optical device and an electronic device. Among them, the image data Da delayed by the delay unit Ud, as the output of the image data Db. First correction unit Uh1 generates a first correction data Dh1 based on the average of the data obtained by averaging the image data Da with the difference of the image data Db for the 1 unit time Dw1. Second correction unit Uh2 generates a second correction data Dh2 based on the average of the data obtained by averaging the image data Da with the difference of the reference data Dref to the 1 unit time Dw2. The subtraction circuit 45 subtracts the first and the second correction data Dh1 and Dh2 from the image data Da to generate the corrected image data Dout. In this way, the block selection can be eliminated when each block of a plurality of data lines is displayed.
【技术实现步骤摘要】
技术介绍
专利
本专利技术涉及适合于分割为多个系统,同时以预定的定时将时间轴延长,在每单位时间维持恒定的信号电平的各图像信号供给各数据线的电光装置中使用的图像处理电路和图像数据处理方法、使用该图像处理电路的电光装置以及电子装置。相关技术描述下面,参照图11和图12说明现有的电光装置,例如有源矩阵型的液晶显示装置。首先,如图11所示,现有的液晶显示装置由液晶显示面板100、定时电路200和图像信号处理电路300构成。其中,定时电路200输出各部分使用的定时信号(根据需要将在后面说明)。另外,图像信号处理电路300内部的D/A变换电路301将从外部装置供给的图像数据Da从数字信号变换为模拟信号后,作为图像信号VID而输出。此外,相展开电路302在输入1个系统的图像信号时,将其展开为N相(图中,N=6)的图像信号而输出。这里,将图像信号展开为N相的理由,是为了在后面所述的取样电路中将供给薄膜晶体管(Thin FilmTransistor以下,称为「TFT」)的图像信号的供给时间延长,从而充分确保TFT面板的数据信号的取样时间和充放电时间。另一方面,放大/反相电路303在以下的条件下使图像信号的极性反相,并在适当地放大后作为进行了相展开的图像信号VID1~VID6供给液晶显示面板100。这里,所谓极性反相,就是以图像信号的振幅中心电位为基准电位,使该电压电平交替地反相。另外,关于是否发生反相,根据数据信号的供给方式是①扫描线单位的极性反相、还是②数据信号线单位的极性反相、或者③像素单位的极性反相而决定,该反相周期设定为1个水平扫描期间或点时钟周期。下面,说明液晶 ...
【技术保护点】
一种在电光装置中使用的图像处理电路,它具有多条扫描线;多条数据线;与上述各扫描线和上述各数据线的交叉点相对应设置的开关元件;以及与上述开关元件电连接的像素电极,其特征在于,具有: 将从外部供给的图像数据延迟单位时间后作为延迟图像数据输出的延迟电路; 根据将上述图像数据与上述延迟图像数据之差对上述每单位时间求平均而得到的数据生成第1校正数据的第1校正数据生成单元; 根据将上述图像数据与预定的基准数据之差对上述每单位时间求平均而得到的数据生成第2校正数据的第2校正数据生成单元; 根据上述第1校正数据和上述第2校正数据校正上述延迟图像数据从而生成已校正的图像数据的校正单元;以及 将上述已校正的图像数据分割为多个相展开图像信号并供给上述多条数据线的相展开电路。
【技术特征摘要】
JP 2001-7-12 212084/01;JP 2000-8-28 257888/001.一种在电光装置中使用的图像处理电路,它具有多条扫描线;多条数据线;与上述各扫描线和上述各数据线的交叉点相对应设置的开关元件;以及与上述开关元件电连接的像素电极,其特征在于,具有将从外部供给的图像数据延迟单位时间后作为延迟图像数据输出的延迟电路;根据将上述图像数据与上述延迟图像数据之差对上述每单位时间求平均而得到的数据生成第1校正数据的第1校正数据生成单元;根据将上述图像数据与预定的基准数据之差对上述每单位时间求平均而得到的数据生成第2校正数据的第2校正数据生成单元;根据上述第1校正数据和上述第2校正数据校正上述延迟图像数据从而生成已校正的图像数据的校正单元;以及将上述已校正的图像数据分割为多个相展开图像信号并供给上述多条数据线的相展开电路。2.如权利要求1所述的图像处理电路,其特征在于上述第1校正数据生成单元具有将上述图像数据与上述延迟图像数据之差作为第1差值数据进行计算的第1减法电路;将上述第1差值数据对上述每单位时间求平均而生成第1平均化数据的第1平均化电路;以及将一个系数与上述第1平均化数据相乘生成第1校正数据的第1系数电路。3.如权利要求2所述的图像处理电路,其特征在于上述第1平均化电路具有将上述第1差值数据对上述每单位时间进行累加的累加电路以及用分割上述输入图像信号的分割数去除累加结果的除法电路。4.如权利要求1所述的图像处理电路,其特征在于上述第2校正数据生成单元具有将上述图像数据与上述基准数据之差作为第2差值数据进行计算的第2减法电路;将上述第2差值数据对上述每单位时间求平均而生成第2平均化数据的第2平均化电路;以及将一个系数与上述第2平均化数据相乘生成第2校正数据的第2系数电路。5.如权利要求4所述的图像处理电路,其特征在于上述第2平均化电路具有将上述第2差值数据对上述每单位时间进行累加的累加电路以及用分割上述输入图像信号的分割数去除累加计算结果的除法电路。6.如权利要求1所述的图像处理电路,其特征在于上述基准数据是与加到具有上述像素电极、与像素电极相向的对置电极和电光物质的像素电容上的初始电压相对应的数据。7.如权利要求1所述的图像处理电路,其特征在于上述基准数据是加到具有上述像素电极、与像素电极相向的对置电极和电光物质的像素电容上的预充电电压。8.如权利要求2所述的图像处理电路,其特征在于进而具有按照取样信号对上述各相展开图像信号进行取样并供给上述数据线的多个开关元件和将上述各图像信号供给上述开关元件的各图像信号供给线,上述第1系数电路的第1系数根据至少依附于上述各图像信号供给线的寄生电容分量和对置电极的电阻分量来决定。9.如权利要求4所述的图像处理电路,其特征在于上述第2系数电路的第2系数根据至少依附于上述各数据线的寄生电容分量和对置...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。