GOA驱动电路制造技术

技术编号:15438998 阅读:92 留言:0更新日期:2017-05-26 04:47
本发明专利技术公开了一种GOA驱动电路,包括相互级联的多级GOA单元,每一级GOA单元包括:上拉控制模块,用于根据接收到的时钟信号以及前一级GOA单元的行扫描信号输出第一控制信号;上拉模块,用于根据所述第一控制信号输出本级GOA单元的行扫描信号;下拉模块,用于根据所述第一控制信号将本级GOA单元的行扫描信号下拉至低电压;稳定模块,用于稳定第一控制信号;下拉维持模块,其输出端分别连接所述第一控制信号与本级GOA单元的行扫描信号,用于将所述第一控制信号与本级GOA单元的行扫描信号下拉并维持在低电压。该GOA驱动电路解决了现有技术中的GOA驱动电路电路结构复杂,电路功耗高的问题。

GOA drive circuit

The invention discloses a GOA drive circuit unit comprises cascaded multilevel GOA, each GOA unit includes a pull-up control module, according to the received clock signal and the level of GOA cell line scan signal outputs a first control signal; pull module, according to the first control signal output the GOA cell line scan signal; pull-down module, according to the first control signal line scanning signal down to a low voltage level of the GOA unit; stable module is used to stabilize the first control signal; maintain the output pull-down module for scanning signal terminals are respectively connected to the first control signal and the GOA unit. For the line signal down the first control signal and the GOA unit and maintained at a low voltage. The GOA drive circuit solves the problems that the GOA drive circuit in the prior art has complicated structure and high power consumption of the circuit.

【技术实现步骤摘要】
GOA驱动电路
本专利技术属于液晶显示
,尤其涉及一种GOA驱动电路。
技术介绍
随着平板显示技术的发展,高分辨率、高对比度、高刷新速率、窄边框、薄型化已成为平板显示的发展趋势,目前,液晶显示仍为平板显示的主流产品。为了实现液晶面板的窄边框、薄型化和低成本,GOA(GateonArray)驱动电路被越来越多研究、开发和应用。如图1所示,为现有技术中设置有GOA驱动电路的显示面板的结构示意图,主要包括显示面板1、COF(ChipOnFilm)2和PCB板3,其中显示面板包括显示区域4、外围走线区(图1中未示出)以及GOA电路区5,GOA电路区包括双边GOA扫描电路。现有GOA驱动电路存在的主要问题是,电路主要由非晶硅nmos构成,不但其电路结构复杂,且其电路功耗也比较高,不利于窄边框、薄型化等新型显示技术的发展。
技术实现思路
本专利技术所要解决的技术问题之一是提供一种简易的,且低功耗的GOA驱动电路。为了解决上述技术问题,本申请的实施例首先提供了一种GOA驱动电路,包括相互级联的多级GOA单元,每一级GOA单元用于驱动一行像素单元,所述GOA单元包括:上拉控制模块,用于根据接收到的时钟信号以及前一级GOA单元的行扫描信号输出第一控制信号;上拉模块,与所述上拉控制模块相连接,用于根据所述第一控制信号输出本级GOA单元的行扫描信号;下拉模块,与所述上拉控制模块及上拉模块相连接,用于根据所述第一控制信号将本级GOA单元的行扫描信号下拉至低电压;稳定模块,与所述上拉控制模块、上拉模块及下拉模块相连接,用于稳定第一控制信号;下拉维持模块,其输出端分别连接所述第一控制信号与本级GOA单元的行扫描信号,用于将所述第一控制信号与本级GOA单元的行扫描信号下拉并维持在低电压。优选地,所述上拉控制模块包括第一N型薄膜晶体管,其栅极与所述时钟信号相连接,其源极与前一级GOA单元的行扫描信号相连接,其漏极输出第一控制信号。优选地,所述上拉模块包括第二N型薄膜晶体管,其栅极与所述第一控制信号相连接,其源极与第一高电压信号相连接,其漏极输出行扫描信号。优选地,所述下拉模块包括第一P型薄膜晶体管,其栅极与所述第一控制信号相连接,其源极与第一低电压信号相连接,其漏极与所述第二N型薄膜晶体管的漏极耦接在一起。优选地,所述稳定模块包括一电容,所述电容的一个极板与所述第一控制信号相连接,其另一个极板与所述第二N型薄膜晶体管的漏极耦接在一起。优选地,所述下拉维持模块包括第二P型薄膜晶体管与第三P型薄膜晶体管:所述第二P型薄膜晶体管与第三P型薄膜晶体管的栅极与源极分别耦接在一起,且所述第二P型薄膜晶体管的栅极与第二控制信号相连接,所述第二P型薄膜晶体管的源极与第二低电压信号相连接;所述第二P型薄膜晶体管的漏极与所述第一控制信号相连接,所述第三P型薄膜晶体管的漏极与行扫描信号相连接。优选地,所述第一低电压信号的值与所述第二低电压信号的值相等。优选地,所述第二控制信号的周期为所述时钟信号的周期的二倍。优选地,所述GOA单元所输出的行扫描信号的周期为所述时钟信号的周期的二倍。与现有技术相比,上述方案中的一个或多个实施例可以具有如下优点或有益效果:通过采用LTPS技术形成的CMOS构成的GOA驱动电路,解决了现有技术中的GOA驱动电路电路结构复杂,电路功耗高的问题,有利于高分辨率、高对比度、高刷新速率、窄边框、薄型化等新型显示技术的发展。本专利技术的其他优点、目标,和特征在某种程度上将在随后的说明书中进行阐述,并且在某种程度上,基于对下文的考察研究对本领域技术人员而言将是显而易见的,或者可以从本专利技术的实践中得到教导。本专利技术的目标和其他优点可以通过下面的说明书,权利要求书,以及附图中所特别指出的结构来实现和获得。附图说明附图用来提供对本申请的技术方案或现有技术的进一步理解,并且构成说明书的一部分。其中,表达本申请实施例的附图与本申请的实施例一起用于解释本申请的技术方案,但并不构成对本申请技术方案的限制。图1为现有技术中设置有GOA驱动电路的显示面板的结构示意图;图2为根据本专利技术第一实施例的GOA驱动电路的结构示意图;图3为根据本专利技术第二实施例的GOA驱动电路的结构示意图;图4为根据本专利技术第二实施例的GOA驱动电路的时序图。具体实施方式以下将结合附图及实施例来详细说明本专利技术的实施方式,借此对本专利技术如何应用技术手段来解决技术问题,并达成相应技术效果的实现过程能充分理解并据以实施。本申请实施例以及实施例中的各个特征,在不相冲突前提下可以相互结合,所形成的技术方案均在本专利技术的保护范围之内。第一实施例:图2为根据本专利技术实施例的GOA驱动电路的结构示意图,如图所示,该驱动电路包括上拉控制模块21、上拉模块22、下拉模块23、稳定模块24以及下拉维持模块25。具体的,上拉控制模块21,接收时钟信号,与前一级GOA单元输出的行扫描信号,上拉控制模块21根据接收到的时钟信号以及前一级GOA单元的行扫描信号输出第一控制信号。上拉模块22,上拉模块22与上拉控制模块21相连接,接收上拉控制模块21输出的第一控制信号,上拉模块22根据接收到的第一控制信号输出本级GOA单元的行扫描信号。下拉模块23,下拉模块23与上拉控制模块21及上拉模块22相连接,接收上拉控制模块21输出的第一控制信号,下拉模块23根据接收到的第一控制信号将本级GOA单元的行扫描信号下拉至低电压。稳定模块24,稳定模块24与上拉控制模块21、上拉模块22及下拉模块23相连接,稳定模块24用于第一控制信号。下拉维持模块25,下拉维持模块25的一个输出端与第一控制信号相连接,用于将第一控制信号下拉并维持在低电压。下拉维持模块25的另一个输出端与本级GOA单元的行扫描信号相连接,用于将本级GOA单元的行扫描信号下拉并维持在低电压。下面根据一具体的实施例详细说明各组成模块的结构。第二实施例:图3为根据本专利技术第二实施例的GOA驱动电路的结构示意图,如图所示,在本实施例中:上拉控制模块21包括一个N型薄膜晶体管T1,T1的栅极与时钟信号相连接,T1的源极与前一级GOA单元的行扫描信号Gate(n-1)相连接,T1的漏极输出第一控制信号Q。上拉模块22包括一个N型薄膜晶体管T2,T2的栅极与第一控制信号Q相连接,T2的源极与第一高电压信号Vgh相连接,T2的漏极输出本级GOA单元的行扫描信号Gate(n)。下拉模块23包括一个P型薄膜晶体管T3,T3的栅极与第一控制信号Q相连接,T3的源极与第一低电压信号Vgl相连接,T3的漏极与N型薄膜晶体管T2的漏极耦接在一起,输出本级GOA单元的行扫描信号Gate(n)。稳定模块24包括一个电容C,电容C的一个极板与第一控制信号Q相连接,电容C的另一个极板与N型薄膜晶体管T2的漏极耦接在一起,电容C可以稳定第一控制信号Q。下拉维持模块25包括两个P型薄膜晶体管T4与T5,其中,P型薄膜晶体管T4与T5的栅极耦接在一起,且P型薄膜晶体管T4与T5的栅极同时与第二控制信号K相连接。P型薄膜晶体管T4与T5的源极耦接在一起,且P型薄膜晶体管T4与T5的源极同时与第二低电压信号VSS相连接。进一步地,P型薄膜晶体管T4的漏极与第一控制信号Q相连接,P型薄膜晶体管T5的漏极与本级GOA单本文档来自技高网...
GOA驱动电路

【技术保护点】
一种GOA驱动电路,包括相互级联的多级GOA单元,每一级GOA单元用于驱动一行像素单元,所述GOA单元包括:上拉控制模块,用于根据接收到的时钟信号以及前一级GOA单元的行扫描信号输出第一控制信号;上拉模块,与所述上拉控制模块相连接,用于根据所述第一控制信号输出本级GOA单元的行扫描信号;下拉模块,与所述上拉控制模块及上拉模块相连接,用于根据所述第一控制信号将本级GOA单元的行扫描信号下拉至低电压;稳定模块,与所述上拉控制模块、上拉模块及下拉模块相连接,用于稳定第一控制信号;下拉维持模块,其输出端分别连接所述第一控制信号与本级GOA单元的行扫描信号,用于将所述第一控制信号与本级GOA单元的行扫描信号下拉并维持在低电压。

【技术特征摘要】
1.一种GOA驱动电路,包括相互级联的多级GOA单元,每一级GOA单元用于驱动一行像素单元,所述GOA单元包括:上拉控制模块,用于根据接收到的时钟信号以及前一级GOA单元的行扫描信号输出第一控制信号;上拉模块,与所述上拉控制模块相连接,用于根据所述第一控制信号输出本级GOA单元的行扫描信号;下拉模块,与所述上拉控制模块及上拉模块相连接,用于根据所述第一控制信号将本级GOA单元的行扫描信号下拉至低电压;稳定模块,与所述上拉控制模块、上拉模块及下拉模块相连接,用于稳定第一控制信号;下拉维持模块,其输出端分别连接所述第一控制信号与本级GOA单元的行扫描信号,用于将所述第一控制信号与本级GOA单元的行扫描信号下拉并维持在低电压。2.根据权利要求1所述的GOA驱动电路,其特征在于,所述上拉控制模块包括第一N型薄膜晶体管,其栅极与所述时钟信号相连接,其源极与前一级GOA单元的行扫描信号相连接,其漏极输出第一控制信号。3.根据权利要求2所述的GOA驱动电路,其特征在于,所述上拉模块包括第二N型薄膜晶体管,其栅极与所述第一控制信号相连接,其源极与第一高电压信号相连接,其漏极输出行扫描信号。4.根据权利要求3所述的GOA驱动电路,其特征在...

【专利技术属性】
技术研发人员:徐向阳
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1