一种可转换多标准电视信号的SOC调制芯片制造技术

技术编号:14705357 阅读:117 留言:0更新日期:2017-02-25 10:31
本发明专利技术创造提供了一种可转换多标准电视信号的SOC调制芯片,包括:CPU以及与其电连接的缓存(Cache)、同步串行口控制器(SPI)、异步串行口(UART)、通用串行总线接口控制器(USB OTG)、定时器(Timer)、直接内存访问控制器(DMAC)、动态存储器控制器(DDR Controller)、数字调制模块、高速数模转换器(DAC)、数字信号处理器(DSP)、用于以太网信号输入或者输出的若干千兆以太网媒体访问层控制器(Ethernet MAC),主芯片内部总线设有高速总线(AHB Bus)和扩展总线(AXI Bus);千兆以太网媒体访问层控制器(Ethernet MAC)的输出端分别与直接内存访问控制器(DMAC)、CPU和高速总线(AHB Bus)电连接。本发明专利技术创造极大的满足了世界各国不同的数字信号的标准需求,应用广泛,具有广阔的市场前景。

【技术实现步骤摘要】

本专利技术创造属于数字电视通信
,尤其是涉及一种可转换多标准电视信号的SOC调制芯片
技术介绍
IP数字电视调制器,是将IP传输的数字电视码流信号转换并调制成中频(射频)信号的关键设备,是酒店、医院、桑拿沐足、大型餐饮、出租屋、工厂宿舍等前端电视机房的主要设备。由于数字电视替代模拟电视系统已经基本完成,各国数字电视标准也已经确定,例如:卫星:DVB-S(欧),DVB-SH(欧),DVB-S2(欧),DVB-S2X(欧),ISDB-S(日),S-DMB(韩);地波:DVB-T(欧),DVB-T2(欧),ISDB-T(日),DTMB(中),T-DMB(韩),ATSC(美);有线:DVB-C(欧),DVB-C2(欧),ATSC(美),ISDB-C(日);手持:DVB-H(欧),CMMB(中),ATSCM/H(美)等。为了满足世界各国的不同标准需求,急需一种能够满足上述多标准的数字电视调制器的专用SOC芯片。
技术实现思路
有鉴于此,本专利技术创造旨在提出一种可转换多标准电视信号的SOC调制芯片,以解决同时满足多标准的数字电视调制器。为达到上述目的,本专利技术创造的技术方案是这样实现的:一种可转换多标准电视信号的SOC调制芯片,包括:CPU以及与CPU电连接的缓存(Cache)、同步串行口控制器(SPI)、异步串行口(UART)、通用串行总线接口控制器(USBOTG)、定时器(Timer)、直接内存访问控制器(DMAC)、动态存储器控制器(DDRController)、数字调制模块、高速数模转换器(DAC)、单指令多数据(SIMD)的数字信号处理器(DSP)、用于以太网信号输入或者输出的若干千兆以太网媒体访问层控制器(EthernetMAC),所述主芯片内部总线设有高速总线(AHBBus)和扩展总线(AXIBus);其中一个千兆以太网媒体访问层控制器(EthernetMAC)的输出端用于与输出信号装置的输入端电连接,其他的千兆以太网媒体访问层控制器(EthernetMAC)的输入端分别用于与输入信号装置的输出端电连接,千兆以太网媒体访问层控制器(EthernetMAC)的输出端分别与直接内存访问控制器(DMAC)、CPU和高速总线(AHBBus)电连接;所述数字调制模块的输出端与高速数模转换器(DAC)的输入端电连接。进一步的,所述数字信号处理器(DSP)包括电连接的64个数据元处理单元(PE)、128K的XRAM、128K的YPAM和单指令多数据控制器(SIMD),所述数据元处理单元(PE)包含16x16+32的运算单元(ALU)和4个32位的寄存器。进一步的,所述数字信号处理器(DSP)的数量为四个。进一步的,所述同步串行口控制器(SPI)用于与SFIFLASH电连接,SFIFLASH为系统提供程序存储、web服务器网页和参数的存取功能。进一步的,所述通用串行总线接口控制器(USBOTG)用于与USB接口电连接。进一步的,所述动态存储器控制器(DDRController)用于与两个DRAM存储器电分别连接。进一步的,所述高速数模转换器(DAC)的输出端用于与中频滤波电路的输入端电连接。一种数字电视调制器,包含上述所述的可转换多标准电视信号的SOC调制芯片。相对于现有技术,本专利技术创造所述的一种可转换多标准电视信号的SOC调制芯片具有以下优势:(1)本专利技术创造提供了这种可转换多标准电视信号的SOC调制芯片,可以通过对SOC芯片进行编程从而对多标准的信号进行调制;(2)本专利技术创造极大的满足了世界各国不同的标准需求,应用广泛,具有广阔的市场前景。附图说明构成本专利技术创造的一部分的附图用来提供对本专利技术创造的进一步理解,本专利技术创造的示意性实施例及其说明用于解释本专利技术创造,并不构成对本专利技术创造的不当限定。在附图中:图1为本专利技术创造实施例的可转换多标准电视信号的SOC调制芯片的结构原理图;图2为本专利技术创造实施例所述的上变频电路的结构原理图;图3为本专利技术创造实施例所述的调制器专用SOC的结构原理图。具体实施方式需要说明的是,在不冲突的情况下,本专利技术创造中的实施例及实施例中的特征可以相互组合。在本专利技术创造的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本专利技术创造和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本专利技术创造的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本专利技术创造的描述中,除非另有说明,“多个”的含义是两个或两个以上。在本专利技术创造的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以通过具体情况理解上述术语在本专利技术创造中的具体含义。下面将参考附图并结合实施例来详细说明本专利技术创造。如图1至图3所示,一种可转换多标准电视信号的SOC调制芯片,包括输入千兆以太网PHY芯片2、输出千兆以太网PHY芯片3、DRAM存储器4、中频滤波电路6、上变频电路7、RF滤波放大电路8和用于处理信号的主芯片1。主芯片1分别电连接输入千兆以太网PHY芯片2、输出千兆以太网PHY芯片3、DRAM存储器4和中频滤波电路6,中频滤波电路6与上变频电路7电连接,上变频电路7与RF滤波放大电路8电连接。输入千兆以太网PHY芯片2设有四个,输入千兆以太网PHY芯片2用于TS流数据输入,输出千兆以太网PHY芯片3用于TS流数据输出。主芯片1接收来自以太网的TS流数据,主芯片1将部分数据重新组合成输出TS流数据并从输出千兆以太网PHY芯片3发送到输出以太网线上,另一部分数据,暂存在DRAM存储器4中,主芯片1将DRAM存储器4中的数据处理成模拟中频(IF)信号,模拟中频信号经过中频滤波电路6,进入上变频电路7中,经过上变频电路7调制到RF频段,经RF滤波放大电路8放大发射到板外。如图3所示,主芯片1为调制器专用SOC芯片,其包括:CPU(ARM公司的CortexA732bitCPU)以及与CPU电连接的256KB的缓存(Cache)、与输入千兆以太网PHY芯片2和输出千兆以太网PHY芯片3对应的5路独立的千兆以太网媒体访问层控制器(EthernetMAC)、同步串行口控制器(SPI)、异步串行口(UART)、通用串行总线接口控制器(USBOTG)、定时器(Timer)、直接内存访问控制器(DMAC)、动态存储器控制器(DDRController)、数字调制模块、高速数模转换器(DAC),以及4个单指令多数据(SIMD)的数字信号处理器(DSP);主芯片1内部总线有高速总线(AHBBus)和扩展总线(AXIBus)。如图3所示,其中一本文档来自技高网...
一种可转换多标准电视信号的SOC调制芯片

【技术保护点】
一种可转换多标准电视信号的SOC调制芯片,其特征在于,包括:CPU以及与CPU电连接的缓存(Cache)、同步串行口控制器(SPI)、异步串行口(UART)、通用串行总线接口控制器(USB OTG)、定时器(Timer)、直接内存访问控制器(DMAC)、动态存储器控制器(DDR Controller)、数字调制模块、高速数模转换器(DAC)、单指令多数据(SIMD)的数字信号处理器(DSP)、用于以太网信号输入或者输出的若干千兆以太网媒体访问层控制器(Ethernet MAC),所述主芯片内部总线设有高速总线(AHB Bus)和扩展总线(AXI Bus);其中一个千兆以太网媒体访问层控制器(Ethernet MAC)的输出端用于与输出信号装置的输入端电连接,其他的千兆以太网媒体访问层控制器(Ethernet MAC)的输入端分别用于与输入信号装置的输出端电连接,千兆以太网媒体访问层控制器(Ethernet MAC)的输出端分别与直接内存访问控制器(DMAC)、CPU和高速总线(AHB Bus)电连接;所述数字调制模块的输出端与高速数模转换器(DAC)的输入端电连接。

【技术特征摘要】
1.一种可转换多标准电视信号的SOC调制芯片,其特征在于,包括:CPU以及与CPU电连接的缓存(Cache)、同步串行口控制器(SPI)、异步串行口(UART)、通用串行总线接口控制器(USBOTG)、定时器(Timer)、直接内存访问控制器(DMAC)、动态存储器控制器(DDRController)、数字调制模块、高速数模转换器(DAC)、单指令多数据(SIMD)的数字信号处理器(DSP)、用于以太网信号输入或者输出的若干千兆以太网媒体访问层控制器(EthernetMAC),所述主芯片内部总线设有高速总线(AHBBus)和扩展总线(AXIBus);其中一个千兆以太网媒体访问层控制器(EthernetMAC)的输出端用于与输出信号装置的输入端电连接,其他的千兆以太网媒体访问层控制器(EthernetMAC)的输入端分别用于与输入信号装置的输出端电连接,千兆以太网媒体访问层控制器(EthernetMAC)的输出端分别与直接内存访问控制器(DMAC)、CPU和高速总线(AHBBus)电连接;所述数字调制模块的输出端与高速数模转换器(DAC)的输入端电连接。2.根据权利要求1所述的可转换多标准电视信号的SOC调制芯片,其特征在于:所述数字信号处理器(DSP)包...

【专利技术属性】
技术研发人员:杨利民
申请(专利权)人:天津益华微电子有限公司
类型:发明
国别省市:天津;12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1