一种移位寄存器、栅极驱动电路及显示装置制造方法及图纸

技术编号:13999669 阅读:41 留言:0更新日期:2016-11-15 13:41
本发明专利技术公开了一种移位寄存器、栅极驱动电路及显示装置,包括:输入模块、第一复位模块、节点控制模块、削角控制模块、第一输出模块以及第二输出模块;其中,通过设置削角控制模块,并且通过上述六个模块的相互配合,可以使驱动信号输出端输出的扫描信号的电位发生改变,以形成具有削角波形的扫描信号,当将该具有削角波形的扫描信号依次通过各行栅线输入到对应行中的各像素单元时,可以使跳变电压△Vp减小,从而改善显示面板的闪烁、残像等现象,提高显示面板的显示品质。

【技术实现步骤摘要】

本专利技术涉及显示
,特别涉及一种移位寄存器、栅极驱动电路及显示装置
技术介绍
随着显示技术的飞速发展,显示面板越来越向着高集成度和低成本的方向发展。其中,阵列基板行驱动(Gate Driver on Array,GOA)技术将薄膜晶体管(Thin Film Transistor,TFT)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(Integrated Circuit,IC)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制备工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。一般的栅极驱动电路均是由多个级联的移位寄存器组成,各级移位寄存器的驱动信号输出端分别对应连接一条栅线,通过各级移位寄存器实现依次向显示面板上的各行栅线输入扫描信号。其中,各行栅线与显示面板中用于控制像素电极充电的显示晶体管的栅极相连,并控制是否导通这些显示晶体管,以控制是否对像素电极进行充电。然而,现有的栅极驱动电路不能轻易实现输出具有削角波形的扫描信号,使得显示晶体管从导通到关闭的瞬间,由于显示晶体管中栅极和漏极之间产生的耦合电容较大,造成像素电极上的电压产生的跳变电压△Vp较大,从而导致显示面板在显示画面时出现闪烁、残像等问题。
技术实现思路
本专利技术实施例提供一种移位寄存器、栅极驱动电路及显示装置,用以输出具有削角波形的扫描信号,可以降低显示面板的闪烁、残像等问题。因此,本专利技术实施例提供了一种移位寄存器,包括:输入模块、第一复位模块、节点控制模块、削角控制模块、第一输出模块以及第二输出模块;其中,所述输入模块的第一端与输入信号端相连,第二端与第一节点相连;所述输入模块用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点;所述第一复位模块的第一端与复位信号端相连,第二端与所述第一节点相连,第三端与参考信号端相连;所述第一复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述第一节点;所述节点控制模块的第一端与所述第一节点相连,第二端与第二节点相连;所述节点控制模块用于控制所述第一节点的电位与所述第二节点的电位相反;所述削角控制模块的第一端与第一时钟信号端相连,第二端与第二时钟信号端相连,第三端与第一削角控制信号端相连,第四端与第二削角控制信号端相连,第五端与所述第一输出模块的第一端相连;所述削角控制模块用于在所述第一削角控制信号端的控制下将所述第一时钟信号端的信号提供给所述第一输出模块的第一端,在所述第二削角控制信号端的控制下将所述第二时钟信号端的信号提供给所述第一输出模块的第一端;其中,所述第一时钟信号端的信号的电压幅度与所述第二时钟信号端的信号的电压幅度不相同;所述第一输出模块的第二端与所述第一节点相连,第三端与所述移位寄存器的驱动信号输出端相连;所述第一输出模块用于在所述第一节点的控制下将所述第一输出模块的第一端的信号提供给所述驱动信号输出端,以及在所述第一节点处于浮接状态时,保持所述第一节点与所述驱动信号输出端之间的电压差稳定;所述第二输出模块的第一端与所述参考信号端相连,第二端与所述第二节点相连,第三端与所述驱动信号输出端相连;所述第二输出模块用于在所述第二节点的控制下将所述参考信号端的信号提供给所述驱动信号输出端。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,所述节点控制模块包括:第一控制子模块和第二控制子模块;其中,所述第一控制子模块的第一端与所述参考信号端相连,第二端与所述第一节点相连,第三端与所述第二节点相连;所述第一控制子模块用于在所述第二节点的控制下将所述参考信号端的信号提供给所述第一节点;所述第二控制子模块的第一端与第三时钟信号端相连,第二端与所述参考信号端相连,第三端与所述第一节点相连,第四端与所述第二节点相连;所述第二控制子模块用于仅在所述第三时钟信号端的控制下将所述第三时钟信号端的信号提供给所述第二节点,在所述第三时钟信号端和所述第一节点的共同控制下使所述第三时钟信号端与所述第二节点之间断路,在所述第一节点的控制下使所述第三时钟信号端与所述第二节点之间断路,以及在所述第一节点的控制下将所述参考信号端的信号提供给所述第二节点。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,所述第一控制子模块包括:第一开关晶体管;其中,所述第一开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述第一节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,所述第二控制子模块包括:第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管;其中,所述第二开关晶体管的栅极和源极均与所述第三时钟信号端相连,漏极分别与所述第三开关晶体管的栅极、以及所述第四开关晶体管的漏极相连;所述第三开关晶体管的源极与所述第三时钟信号端相连,漏极与所述第二节点相连;所述第四开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连;所述第五开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连,漏极与所述第二节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,所述输入模块包括:第六开关晶体管;其中,所述第六开关晶体管的栅极和源极均与所述输入信号端相连,漏极与所述第一节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,所述第一复位模块包括:第七开关晶体管;其中,所述第七开关晶体管的栅极与所述复位信号端相连,源极与所述参考信号端相连,漏极与所述第一节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,所述削角控制模块包括:第八开关晶体管和第九开关晶体管;其中,所述第八开关晶体管的栅极与所述第一削角控制信号端相连,源极与所述第一时钟信号端相连,漏极与所述第一输出模块的第一端相连;所述第九开关晶体管的栅极与所述第二削角控制信号端相连,源极与所述第二时钟信号端相连,漏极与所述第一输出模块的第一端相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,所述第一输出模块包括:第十开关晶体管和电容;其中,所述第十开关晶体管的栅极与所述第一节点相连,源极与所述第一输出模块的第一端相连,漏极与所述驱动信号输出端相连;所述电容的第一端与所述第一节点相连,第二端与所述驱动信号输出端相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,所述第二输出模块包括:第十一开关晶体管;其中,所述第十一开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述驱动信号输出端相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,还包括:第二复位模块;其中,所述第二复位模块的第一端与所述复位信号端相连,第二端与所述参考信号端相连,第三端与所述驱动信号输出端相连;所述第二复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述驱动信号输出端。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器中,所述第二复位模块包括:第十二开关晶体管;其中,本文档来自技高网...
一种移位寄存器、栅极驱动电路及显示装置

【技术保护点】
一种移位寄存器,其特征在于,包括:输入模块、第一复位模块、节点控制模块、削角控制模块、第一输出模块以及第二输出模块;其中,所述输入模块的第一端与输入信号端相连,第二端与第一节点相连;所述输入模块用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点;所述第一复位模块的第一端与复位信号端相连,第二端与所述第一节点相连,第三端与参考信号端相连;所述第一复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述第一节点;所述节点控制模块的第一端与所述第一节点相连,第二端与第二节点相连;所述节点控制模块用于控制所述第一节点的电位与所述第二节点的电位相反;所述削角控制模块的第一端与第一时钟信号端相连,第二端与第二时钟信号端相连,第三端与第一削角控制信号端相连,第四端与第二削角控制信号端相连,第五端与所述第一输出模块的第一端相连;所述削角控制模块用于在所述第一削角控制信号端的控制下将所述第一时钟信号端的信号提供给所述第一输出模块的第一端,在所述第二削角控制信号端的控制下将所述第二时钟信号端的信号提供给所述第一输出模块的第一端;其中,所述第一时钟信号端的信号的电压幅度与所述第二时钟信号端的信号的电压幅度不相同;所述第一输出模块的第二端与所述第一节点相连,第三端与所述移位寄存器的驱动信号输出端相连;所述第一输出模块用于在所述第一节点的控制下将所述第一输出模块的第一端的信号提供给所述驱动信号输出端,以及在所述第一节点处于浮接状态时,保持所述第一节点与所述驱动信号输出端之间的电压差稳定;所述第二输出模块的第一端与所述参考信号端相连,第二端与所述第二节点相连,第三端与所述驱动信号输出端相连;所述第二输出模块用于在所述第二节点的控制下将所述参考信号端的信号提供给所述驱动信号输出端。...

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:输入模块、第一复位模块、节点控制模块、削角控制模块、第一输出模块以及第二输出模块;其中,所述输入模块的第一端与输入信号端相连,第二端与第一节点相连;所述输入模块用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点;所述第一复位模块的第一端与复位信号端相连,第二端与所述第一节点相连,第三端与参考信号端相连;所述第一复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述第一节点;所述节点控制模块的第一端与所述第一节点相连,第二端与第二节点相连;所述节点控制模块用于控制所述第一节点的电位与所述第二节点的电位相反;所述削角控制模块的第一端与第一时钟信号端相连,第二端与第二时钟信号端相连,第三端与第一削角控制信号端相连,第四端与第二削角控制信号端相连,第五端与所述第一输出模块的第一端相连;所述削角控制模块用于在所述第一削角控制信号端的控制下将所述第一时钟信号端的信号提供给所述第一输出模块的第一端,在所述第二削角控制信号端的控制下将所述第二时钟信号端的信号提供给所述第一输出模块的第一端;其中,所述第一时钟信号端的信号的电压幅度与所述第二时钟信号端的信号的电压幅度不相同;所述第一输出模块的第二端与所述第一节点相连,第三端与所述移位寄存器的驱动信号输出端相连;所述第一输出模块用于在所述第一节点的控制下将所述第一输出模块的第一端的信号提供给所述驱动信号输出端,以及在所述第一节点处于浮接状态时,保持所述第一节点与所述驱动信号输出端之间的电压差稳定;所述第二输出模块的第一端与所述参考信号端相连,第二端与所述第二节点相连,第三端与所述驱动信号输出端相连;所述第二输出模块用于在所述第二节点的控制下将所述参考信号端的信号提供给所述驱动信号输出端。2.如权利要求1所述的移位寄存器,其特征在于,所述节点控制模块包括:第一控制子模块和第二控制子模块;其中,所述第一控制子模块的第一端与所述参考信号端相连,第二端与所述第一节点相连,第三端与所述第二节点相连;所述第一控制子模块用于在所述第二节点的控制下将所述参考信号端的信号提供给所述第一节点;所述第二控制子模块的第一端与第三时钟信号端相连,第二端与所述参考信号端相连,第三端与所述第一节点相连,第四端与所述第二节点相连;所述第二控制子模块用于仅在所述第三时钟信号端的控制下将所述第三时钟信号端的信号提供给所述第二节点,在所述第三时钟信号端和所述第一节点的共同控制下使所述第三时钟信号端与所述第二节点之间断路,在所述第一节点的控制下使所述第三时钟信号端与所述第二节点之间断路,以及在所述第一节点的控制下将所述参考信号端的信号提供给所述第二节点。3.如权利要求2所述的移位寄存器,其特征在于,所述第一控制子模块包括:第一开关晶体管;其中,所述第一开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述第一节点相连。4.如权利要求2所述的移位寄存器,其特征在于,所述第二控制子模块包括:第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管;其中,所述第二开关晶体管的栅极和源极均与所述第三时钟信号端相连,漏极分别与所述第三开关晶体管的栅极、以及所述第四开关晶体管的漏极相连;所述第三开关晶体管的源极与所述第三时钟信号端相连,漏极与所述第二节点相连;所述第四开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连;所述第五开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连,漏极与所述第二节点相连。5.如权利要求1或2所述的移位寄存器,其特征在...

【专利技术属性】
技术研发人员:赵剑陈沫熊雄
申请(专利权)人:京东方科技集团股份有限公司合肥鑫晟光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1