GOA电路及液晶显示面板制造技术

技术编号:13983868 阅读:414 留言:0更新日期:2016-11-12 19:06
本发明专利技术提供一种GOA电路,其包括第一驱动模块以及第二驱动模块,第一驱动模块包括第一驱动单元、第一输出单元以及第一复位单元;第二驱动模块包括第二驱动单元、第二输出单元以及第二复位单元;其中第一输出单元用于使用级联驱动信号以及第一状态的时钟信号通过时钟反相器,生成本级的扫描驱动信号以及本级的级联信号;第二输出单元用于使用级联驱动信号以及第二状态的时钟信号通过传输门,生成本级的扫描驱动信号以及本级的级联信号。本发明专利技术还提供一种液晶显示面板。

【技术实现步骤摘要】

本专利技术涉及显示屏驱动领域,特别是涉及一种GOA电路及液晶显示面板
技术介绍
Gate Driver On Array,简称GOA电路,也就是利用现有薄膜晶体管液晶显示器的阵列基板制程将扫描线驱动电路制作在阵列基板上,从而实现对扫描线的逐行扫描。目前的GOA电路包括级联信号锁存模块、栅极驱动信号生成模块以及栅极驱动信号输出模块。上述模块中均具有多个薄膜晶体管,但是由于现有的GOA电路的各个模块中具有较多的薄膜晶体管,导致GOA电路的占据空间较大,不利于相应的液晶显示面板的窄边框设计。故,有必要提供一种GOA电路及液晶显示面板,以解决现有技术所存在的问题。
技术实现思路
本专利技术的目的在于提供一种可较好的实现液晶显示面板的窄边框设计的GOA电路及液晶显示面板,以解决现有的液晶显示面板中的GOA电路的占据空间较大,不利于液晶显示面板的窄边框设计的技术问题。本专利技术实施例提供一种GOA电路,其包括用于对奇数行像素单元进行驱动的第一驱动模块以及对偶数行像素单元进行驱动的第二驱动模块;其中所述第一驱动模块包括:第一驱动单元,用于接收上一级的级联信号,并根据所述级联信号生成级联驱动信号以及复位信号;第一输出单元,用于使用所述级联驱动信号以及第一状态的时钟信号通过时钟反相器,生成本级的扫描驱动信号以及本级的级联信号;以及第一复位单元,用于根据所述复位信号,消除所述本级的扫描驱动信号;所述第二驱动模块包括:第二驱动单元,用于接收上一级的级联信号,并根据所述级联信号生成级联驱动信号以及复位信号;第二输出单元,用于使用所述级联驱动信号以及第二状态的时钟信号通过传输门,生成本级的扫描驱动信号以及本级的级联信号;以及第二复位单元,用于根据所述复位信号,消除所述本级的扫描驱动信号;其中所述第一状态的时钟信号和所述第二状态的时钟信号的电位相反。在本专利技术所述的GOA电路中,所述第一驱动单元包括第一PMOS晶体管、第一NMOS晶体管以及第一反相放大器;所述第一PMOS晶体管的控制端连接复位信号源,所述第一PMOS晶体管的输入端连接高电平信号源,所述第一PMOS晶体管的输出端分别与所述第一反相放大器的输入端以及所述第一NMOS晶体管的输出端连接;所述第一NMOS晶体管的控制端输入所述上一级的级联信号,所述第一NMOS晶体管的输入端连接低电平信号源。在本专利技术所述的GOA电路中,所述第一输出单元包括时钟反相器、第二反相放大器、第三反相放大器以及第四反相放大器;所述时钟反相器的控制端与所述第一驱动单元的输出连接,所述时钟反相器的输入端输入所述第一状态的时钟信号,所述时钟反相器的输出端与所述第二反相放大器的输入端连接;所述第二反相放大器的输出端与所述第三反相放大器的输入端连接,所述第三反相放大器的输出端与所述第四反相放大器的输入端连接,所述第四反相放大器的输出端输出所述本级的扫描驱动信号;所述第二反相放大器的输出端输出所述本级的级联信号。在本专利技术所述的GOA电路中,所述第一复位单元包括第二PMOS晶体管、第三PMOS晶体管以及第四PMOS晶体管;所述第二PMOS晶体管的输出端与所述第一PMOS晶体管的输出端连接,所述第二PMOS晶体管的控制端输入所述上一级的级联信号,所述第二PMOS晶体管的输入端与所述第三PMOS晶体管的输出端连接;所述第三PMOS晶体管的控制端输入所述本级的级联信号;所述第三PMOS晶体管的输入端连接所述高电平信号源;所述第四PMOS晶体管的输入端连接所述高电平信号源,所述第四PMOS晶体管的输出端与所述时钟反相器的输出端连接,所述第四PMOS晶体管的控制端与所述第一反相放大器的输出端连接。在本专利技术所述的GOA电路中,所述第二驱动单元包括第五PMOS晶体管、第二NMOS晶体管以及第五反相放大器;所述第五PMOS晶体管的控制端连接复位信号源,所述第五PMOS晶体管的输入端连接高电平信号源,所述第五PMOS晶体管的输出端分别与所述第五反相放大器的输入端以及所述第二NMOS晶体管的输出端连接;所述第二NMOS晶体管的控制端输入所述上一级的级联信号,所述第二NMOS晶体管的输入端连接低电平信号源。在本专利技术所述的GOA电路中,所述第二输出单元包括传输门、第六反相放大器、第七反相放大器以及第八反相放大器;所述传输门的控制端与所述第二驱动单元的输出连接,所述传输门的输入端输入所述第一状态的时钟信号,所述传输门的输出端与所述第六反相放大器的输入端连接;所述第六反相放大器的输出端与所述第七反相放大器的输入端连接,所述第七反相放大器的输出端与所述第八反相放大器的输入端连接,所述第八反相放大器的输出端输出所述本级的扫描驱动信号;所述第六反相放大器的输出端输出所述本级的级联信号。在本专利技术所述的GOA电路中,所述第二复位单元包括第六PMOS晶体管、第七PMOS晶体管以及第八PMOS晶体管;所述第六PMOS晶体管的输出端与所述第五PMOS晶体管的输出端连接,所述第六PMOS晶体管的控制端输入所述上一级的级联信号,所述第六PMOS晶体管的输入端与所述第七PMOS晶体管的输出端连接;所述第七PMOS晶体管的控制端输入所述本级的级联信号;所述第七PMOS晶体管的输入端连接所述高电平信号源;所述第八PMOS晶体管的输入端连接所述高电平信号源,所述第八PMOS晶体管的输出端与所述传输门的输出端连接,所述第八PMOS晶体管的控制端与所述第五反相放大器的输出端连接。在本专利技术所述的GOA电路中,所述时钟信号以所述级联信号的传输周期进行状态变化。在本专利技术所述的GOA电路中,当所述复位信号为低电平时,对相应的所述第一驱动模块或相应的所述第二驱动模块进行复位操作。本专利技术实施例还提供一种使用上述GOA电路的液晶显示面板。相较于现有的GOA电路及液晶显示面板,本专利技术的GOA电路及液晶显示面板通过设置第一驱动模块和第二驱动模块共用时钟信号,从而缩小GOA电路的占据空间,便于液晶显示面板的窄边框设计;解决了现有的液晶显示面板中的GOA电路的占据空间较大,不利于液晶显示面板的窄边框设计的技术问题。为让本专利技术的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:附图说明图1为本专利技术的GOA电路的优选实施例的结构示意图;图2为本专利技术的GOA电路的优选实施例的一第一驱动模块和一第二驱动模块的具体电路图;图3本专利技术的GOA电路的优选实施例的各信号的控制时序图;图4为本专利技术的GOA电路的优选实施例的多个第一驱动模块以及多个第二驱动模块的具体电路图。具体实施方式以下各实施例的说明是参考附加的图式,用以例示本专利技术可用以实施的特定实施例。本专利技术所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本专利技术,而非用以限制本专利技术。在图中,结构相似的单元是以相同标号表示。请参照图1,图1为本专利技术的GOA电路的优选实施例的结构示意图。本优选实施例的GOA电路用于对相应的液晶显示面板进行扫描线的驱动,该GOA电路10包括用于对奇数行像素单元进行驱动的第一驱动模块11以及对偶数行像素单元进行驱动的第二驱动模块12。其中第一驱动模块11包括第一驱动单元111、第一输出单元112以及本文档来自技高网...

【技术保护点】
一种GOA电路,其特征在于,包括用于对奇数行像素单元进行驱动的第一驱动模块以及对偶数行像素单元进行驱动的第二驱动模块;其中所述第一驱动模块包括:第一驱动单元,用于接收上一级的级联信号,并根据所述级联信号生成级联驱动信号以及复位信号;第一输出单元,用于使用所述级联驱动信号以及第一状态的时钟信号通过时钟反相器,生成本级的扫描驱动信号以及本级的级联信号;以及第一复位单元,用于根据所述复位信号,消除所述本级的扫描驱动信号;所述第二驱动模块包括:第二驱动单元,用于接收上一级的级联信号,并根据所述级联信号生成级联驱动信号以及复位信号;第二输出单元,用于使用所述级联驱动信号以及第二状态的时钟信号通过传输门,生成本级的扫描驱动信号以及本级的级联信号;以及第二复位单元,用于根据所述复位信号,消除所述本级的扫描驱动信号;其中所述第一状态的时钟信号和所述第二状态的时钟信号的电位相反。

【技术特征摘要】
1.一种GOA电路,其特征在于,包括用于对奇数行像素单元进行驱动的第一驱动模块以及对偶数行像素单元进行驱动的第二驱动模块;其中所述第一驱动模块包括:第一驱动单元,用于接收上一级的级联信号,并根据所述级联信号生成级联驱动信号以及复位信号;第一输出单元,用于使用所述级联驱动信号以及第一状态的时钟信号通过时钟反相器,生成本级的扫描驱动信号以及本级的级联信号;以及第一复位单元,用于根据所述复位信号,消除所述本级的扫描驱动信号;所述第二驱动模块包括:第二驱动单元,用于接收上一级的级联信号,并根据所述级联信号生成级联驱动信号以及复位信号;第二输出单元,用于使用所述级联驱动信号以及第二状态的时钟信号通过传输门,生成本级的扫描驱动信号以及本级的级联信号;以及第二复位单元,用于根据所述复位信号,消除所述本级的扫描驱动信号;其中所述第一状态的时钟信号和所述第二状态的时钟信号的电位相反。2.根据权利要求1所述的GOA电路,其特征在于,所述第一驱动单元包括第一PMOS晶体管、第一NMOS晶体管以及第一反相放大器;所述第一PMOS晶体管的控制端连接复位信号源,所述第一PMOS晶体管的输入端连接高电平信号源,所述第一PMOS晶体管的输出端分别与所述第一反相放大器的输入端以及所述第一NMOS晶体管的输出端连接;所述第一NMOS晶体管的控制端输入所述上一级的级联信号,所述第一NMOS晶体管的输入端连接低电平信号源。3.根据权利要求2所述的GOA电路,其特征在于,所述第一输出单元包括时钟反相器、第二反相放大器、第三反相放大器以及第四反相放大器;所述时钟反相器的控制端与所述第一驱动单元的输出连接,所述时钟反相器的输入端输入所述第一状态的时钟信号,所述时钟反相器的输出端与所述第二反相放大器的输入端连接;所述第二反相放大器的输出端与所述第三反相放大器的输入端连接,所述第三反相放大器的输出端与所述第四反相放大器的输入端连接,所述第四反相放大器的输出端输出所述本级的扫描驱动信号;所述第二反相放大器的输出端输出所述本级的级联信号。4.根据权利要求3所述的GOA电路,其特征在于,所述第一复位单元包括第二PMOS晶体管、第三PMOS晶体管以及第四PMOS晶体管;所述第二PMOS晶体管的输出端与所述第一PMOS晶体管的输出端连接,所述第二PMOS晶体管的控制端输入所述上一级的级联信号,所述第二PMOS晶体管的输入端与所述第三PMOS晶体管的输出端连接;所述第三PMOS晶体管的控制端输...

【专利技术属性】
技术研发人员:龚强陈归洪光辉
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1