阵列基板行驱动电路、阵列基板及液晶显示器件制造技术

技术编号:12852586 阅读:104 留言:0更新日期:2016-02-11 16:48
本发明专利技术涉及一种阵列基板行驱动电路包括M个GOA单元,其中,所述单个GOA单元包括:第一薄膜晶体管至第八薄膜晶体管、第一电容和第二电容,并设置有输入端、第一输出端至第二输出端、第一时钟信号端至第三时钟信号端、高电平端、低电平端、节点A以及节点B;所述第n-1个GOA单元的第一输出端与第n个GOA单元的输入端相连,n为2至M的自然数;第一级GOA单元输入端接入由IC提供的开启信号STV。还涉及一种阵列基板及液晶显示器件。与现有技术相比,能为大多数像素电路提供所有必需的GOA信号,降低成本和功耗,且节省空间,利于做窄边框的平板显示产品,另外GOA电路产生的信号更加稳定。

【技术实现步骤摘要】

本专利技术涉及液晶显示器
,具体地说是一种阵列基板行驱动电路、阵列基板及液晶显示器件
技术介绍
在液晶显示器
,驱动像素电路工作需要GOA电路提供这两类特点信号:1、在某段时间内,需要给某一整行像素扫入数据信号,此时需要驱动部分薄膜晶体管(TFT)打开,以便使得数据信号进入像素电路中的电容中进行储存,而其余时间让上述薄膜晶体管关闭,使电容不受后续数据信号的影响,将这种GOA信号称作SCAN GOA信号。另夕卜,通常像素电路在扫描数据信号进入电容之前会先对电容的电位进行同一初始化,或又对OLED的阳极进行初始化,这时用的信号也是SCAN信号或者SCAN信号的移位。其中,用以产生SCAN信号的现有电路如图1所示。2、在SCAN信号驱动的薄膜晶体管打开的时候,需要通过驱动某些TFT用以禁止OLED发光,让数据读入正确,并且不至于在读入数据和初始化过程中发光,使OLED表现期望的灰阶,同时避免干扰初始化和数据读入的过程。将该GOA信号称为EMISS1N GOA信号,简称EM GOA。目前,传统的GOA电路利用时钟和SCAN开启信号来产生SCAN GOA信号,EM GOA信号需要另外产生,即传统的GOA电路将上述产生SCAN GOA信号和产生EM GOA信号的电路分别各做成一个单元电路,因而,用以驱动像素电路工作所需的两个单元电路将需要更多的薄膜晶体管和电容,这不利于做窄边框产品。
技术实现思路
针对上述现有技术,本专利技术要解决的技术问题是提供一种阵列基板行驱动电路、阵列基板及液晶显示器件,能为大多数像素电路提供所有必需的GOA信号,降低成本和功耗,且节省空间,利于做窄边框的平板显示产品,另外GOA电路产生的信号更加稳定。为了解决上述问题,本专利技术的阵列基板行驱动电路,包括M个GOA单元,其中,所述单个GOA单元包括:第一薄膜晶体管至第八薄膜晶体管(Tl?T8)、第一电容和第二电容(Cl?C2),并设置有输入端、第一输出端、第一时钟信号端至第三时钟信号端、高电平端、低电平端、节点A以及节点B;所述第η-1个GOA单元的第一输出端与第η个GOA单元的输入端相连,η为2至M的自然数;第一级GOA单元输入端接入由IC提供的开启信号STV,所述单个GOA单元中还设置有第二输出端; 所述第一薄膜晶体管Tl串联在输入端SACAN_IN与节点A之间,其栅极与第一时钟信号端CKl连接; 所述第二薄膜晶体管T2串联在节点A与高电平端VGH之间,其栅极通过第一电容Cl与第一时钟信号端CKl连接; 所述第三薄膜晶体管T3串联在所述第二薄膜晶体管T2的栅极与高电平端VGH之间,其栅极与节点A连接; 所述第四薄膜晶体管T4串联在节点B与低电平端VGL之间,其栅极与第三时钟信号端CK3连接; 在低电平端VGL与高电平端VGH之间依次接入第五薄膜晶体管T5和第六薄膜晶体管T6,其中,第五薄膜晶体管T5和第六薄膜晶体管T6之间的节点设置为第二输出端EM_OUT,所述第五薄膜晶体管T5的栅极通过节点B与所述第二薄膜晶体管T2的栅极连接,所述第六薄膜晶体管T6的栅极与节点A连接; 在所述第二时钟信号端CK2与高电平端VGH之间依次接入第七薄膜晶体管T7和第八薄膜晶体管T8,所述第七薄膜晶体管T7的栅极与节点A连接,所述第八薄膜晶体管T8的栅极与节点B连接,其中,第七薄膜晶体管T7和第八薄膜晶体管T8之间的节点设置为第一输出端SCAN_OUT,第二电容C2并联在第七薄膜晶体管T7的栅极和第一输出端SCAN_OUT之间。优选的,所述的第η-2个GOA单元的第一时钟信号端CKl、第η_1个GOA单元的第三时钟信号端CK3和第η个GOA单元的第二时钟信号端CK2接入同一个时钟信号;第η_2个GOA单元的第二时钟信号端CK2、第η-1个GOA单元的第一时钟信号端CKl和第η个GOA单元的第三时钟信号端CK3接入同一个时钟信号;第η-2个GOA单元的第三时钟信号端CK3、第η-1个GOA单元的第二时钟信号端CK2和第η个GOA单元的第一时钟信号端CKl接入同一个时钟信号。优选的,还包括与所述的阵列基板行驱动电路各个GOA单元输出端口分别相连的M个像素电路,所述的第η-1个GOA单元的第二输出端EM_0UT (η-1)与第η_1个像素电路的第一输入端Il连接,第η-2个GOA单元的第一输出端SCAN_0UT (η-2)与第η_1个像素电路的第二输入端12连接,第η-1个GOA单元的第一输出端SCAN_0UT (η-1)与第η_1个像素电路的第三输入端13连接。优选的,所述的薄膜晶体管为P型薄膜晶体管。为了解决上述问题,本专利技术的阵列基板,在所述阵列基板上形成有阵列基板行驱动电路;所述阵列基板行驱动电路为权利要求1?4任一项权利要求所述的阵列基板行驱动电路。了解决上述问题,本专利技术的液晶显示器件,包括:阵列基板,在所述阵列基板上形成有阵列基板行驱动电路;所述阵列基板行驱动电路为权利要求1?4任一项权利要求所述的阵列基板行驱动电路。与现有技术相比,本专利技术具有如下优点: 一、SCAN信号和EM信号的输出不容易错位,输出更稳定,噪声小。二、两类输出信号的结合使用,相对于传统的GOA电路,需要的薄膜晶体管和电容总数更少,电路简单,通过合适的布局布线方案,更利于做窄边框的平板显示产品。【附图说明】图1为现有技术中实施的GOA单元电路图。图2为本专利技术实施的GOA单元电路图。图3为图2中的各输入输出信号的波形图。图4为本专利技术实施的GOA电路和像素电路连接图。图5为图4中的各关键信号的波形图。【具体实施方式】为了让本领域的技术人员更好地理解本专利技术的技术方案,下面结合附图对本专利技术作进一步阐述。本专利技术的【具体实施方式】如图2所示,一种阵列基板行驱动电路,包括M个GOA单元,其中,单个GOA单元包括:第一薄膜晶体管至第八薄膜晶体管(Tl?T8)、第一电容和第二电容(Cl?C2),并设置有输入端、第一输出端、第一时钟信号端至第三时钟信号端、高电平端、低电平端、节点A以及节点B;所述第η-1个GOA单元的第一输出端与第η个GOA单元的输入端相连,η为2至M的自然数;第一级GOA单元输入端接入由IC提供的开启信号STV,单个GOA单元中还设置有第二输出端; 第一薄膜晶体管Tl串联在输入端SACAN_IN与节点A之间,其栅极与第一时钟信号端CKl连接; 第二薄膜晶体管T2串联在节点A与高电平端VGH之间,其栅极通过第一电容Cl与第一时钟信号端CKl连接; 第三薄膜晶体管T3串联在第二薄膜晶体管T2的栅极与高电平端VGH之间,其栅极与节点A连接; 第四薄膜晶体管T4串联在节点B与低电平端VGL之间,其栅极与第三时钟信号端CK3连接; 在低电平端VGL与高电平端VGH之间依次接入第五薄膜晶体管T5和第六薄膜晶体管T6,其中,第五薄膜晶体管T5和第六薄膜晶体管T6之间的节点设置为第二输出端EM_0UT,第五薄膜晶体管T5的栅极通过节点B与第二薄膜晶体管T2的栅极连接,第六薄膜晶体管T6的栅极与节点A连接; 在第二时钟信号端CK2与高电平端VGH之间依次接入第七薄膜晶体管T7和第八薄膜晶体管T8,第七薄膜晶体管T7的栅极与节点A连接,第八薄膜晶体管本文档来自技高网...
阵列基板行驱动电路、阵列基板及液晶显示器件

【技术保护点】
一种阵列基板行驱动电路,包括M个GOA 单元,其中,所述单个GOA单元包括:第一薄膜晶体管至第八薄膜晶体管(T1~T8)、第一电容和第二电容(C1~C2),并设置有输入端、第一输出端、第一时钟信号端至第三时钟信号端、高电平端、低电平端、节点A以及节点B;所述第n‑1个GOA单元的第一输出端与第n个GOA单元的输入端相连,n为2 至M 的自然数;第一级GOA单元输入端接入由IC提供的开启信号STV,其特征在于:所述单个GOA单元中还设置有第二输出端;所述第一薄膜晶体管T1串联在输入端SACAN_IN与节点A之间,其栅极与第一时钟信号端CK1连接;所述第二薄膜晶体管T2串联在节点A与高电平端VGH之间,其栅极通过第一电容C1与第一时钟信号端CK1连接;所述第三薄膜晶体管T3串联在所述第二薄膜晶体管T2的栅极与高电平端VGH之间,其栅极与节点A连接;所述第四薄膜晶体管T4串联在节点B与低电平端VGL之间,其栅极与第三时钟信号端CK3连接;在低电平端VGL与高电平端VGH之间依次接入第五薄膜晶体管T5和第六薄膜晶体管T6,其中,第五薄膜晶体管T5和第六薄膜晶体管T6之间的节点设置为第二输出端EM_OUT,所述第五薄膜晶体管T5的栅极通过节点B与所述第二薄膜晶体管T2的栅极连接,所述第六薄膜晶体管T6的栅极与节点A连接;在所述第二时钟信号端CK2与高电平端VGH之间依次接入第七薄膜晶体管T7和第八薄膜晶体管T8,所述第七薄膜晶体管T7的栅极与节点A连接,所述第八薄膜晶体管T8的栅极与节点B连接,其中,第七薄膜晶体管T7和第八薄膜晶体管T8之间的节点设置为第一输出端SCAN_OUT,第二电容C2并联在第七薄膜晶体管T7的栅极和第一输出端SCAN_OUT之间。...

【技术特征摘要】

【专利技术属性】
技术研发人员:胡中艺翁祖伟吴锦坤胡君文田栋协谢志生苏君海李建华
申请(专利权)人:信利惠州智能显示有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1