可模拟熔断的熔丝电路制造技术

技术编号:9850100 阅读:82 留言:0更新日期:2014-04-02 16:36
本发明专利技术提供一种可模拟熔断的熔丝电路,其包括熔丝、第一置位电路、第二置位电路和锁存器。第一置位电路的输出端与所述熔丝的第一连接端相连;第二置位电路的输出端与熔丝电路的输出端相连;锁存器的输入端与所述熔丝的第二连接端相连,锁存器的输出端与熔丝电路的输出端相连。当熔丝熔断时,由第二置位电路使得熔丝电路的输出端输出熔断信号;当熔丝未熔断且需要模拟熔断时,将第一连接端置位于熔断置位电平,该熔断置位电平使得熔丝电路的输出端输出熔断信号。与现有技术相比,本发明专利技术中的可模拟熔断的熔丝电路可以模拟熔丝熔断效果,以在晶圆测试时,先通过所述熔丝电路模拟熔丝熔断来测试芯片的电路性能,从而增加芯片的成品率。

【技术实现步骤摘要】
可模拟熔断的熔丝电路
】本专利技术涉及电路设计领域,特别涉及一种可模拟熔断的熔丝电路。【
技术介绍
】在集成电路(即芯片)的制造过程中,工艺参数的偏差等因素会对芯片的电路性能产生很大的影响,为了提高芯片的良率和质量,在晶圆测试阶段通常采用熔丝技术,即通过对晶片中预先设计的熔丝进行选择性熔断以精确调整芯片的性能。目前常用的熔丝技术有两种:一种是利用激光(或电流)将熔丝烧断,该熔丝材料一般为多晶硅、金属铝或铜等,该熔丝技术的缺点是操作过程不可逆,只能进行一次性熔断,熔断后的熔丝无法重新连接,如果熔断后芯片性能不能满足要求,该产品就不能使用;另一种是通过电信号进行编程改变逻辑状态,该熔丝技术的优点是可以反复熔断,缺点是会增加大量的存储器,比如,Flash Memory (闪存)、EPROM (Electrically ProgrammableRead-OnIy-Memory,电可编程序只读存储器)等,从而大大增加了芯片的成本,并增加对生产工艺的要求。因此,有必要提供一种改进的技术方案来克服上述问题。【
技术实现思路
】本专利技术的目的在于提供一种可模拟熔断的熔丝电路,其可以模拟熔丝熔断效果,以在晶圆测试时,可以通过所述熔丝电路模拟熔丝熔断来测试芯片的电路性能,从而增加芯片的成品率,且降低芯片制造成本。为了解决上述问题,本专利技术提供一种可模拟熔断的熔丝电路,其包括熔丝、第一置位电路、第二置位电路和锁存器。所述`第一置位电路的输出端与所述熔丝的第一连接端相连;所述第二置位电路的输出端与所述熔丝电路的输出端相连;所述锁存器的输入端与所述熔丝的第二连接端相连,所述锁存器的输出端与所述熔丝电路的输出端相连。当熔丝熔断时,由所述第二置位电路置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出熔断信号;当熔丝未熔断且不需要模拟熔断时,由第一置位电路通过所述熔丝以及锁存器置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出未熔断信号;当熔丝未熔断且需要模拟熔断时,将所述第一连接端置位于熔断置位电平,该熔断置位电平经过所述熔丝以及锁存器后使得所述熔丝电路的输出端输出熔断信号。进一步的,所述第一置位电路包括连接于电源和所述第一置位电路的输出端之间的第一电阻;所述第二置位电路包括连接于电源和所述第二置位电路的输出端之间的第二电阻;所述锁存器包括第一反相器和第二反相器,第一反相器的输入端和第二反相器的输出端之间的连接节点作为所述锁存器的输入端,第一反相器的输出端和第二反相器的输入端之间的连接节点作为所述锁存器的输出端,所述熔断置位电平为低电平。进一步的,当熔丝熔断时,由所述第二置位电路输出的高电平置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出高电平信号,该高电平信号为熔断信号;当熔丝未熔断且不需要模拟熔断时,由第一置位电路输出的高电平通过所述熔丝以及锁存器置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出低电平信号,该低电平信号为未熔断信号;当熔丝未熔断且需要模拟熔断时,将所述第一连接端置位于低电平,该低电平经过所述熔丝以及锁存器后使得所述熔丝电路的输出端输出高电平信号,该高电平信号为熔断信号。进一步的,所述第一连接端与一个熔丝压焊区PAD相连,将所述第一连接端置位于低电平为使熔丝压焊区PAD接地,否则,将熔丝压焊区PAD悬空。进一步的,所述第一置位电路包括NMOS晶体管,该NMOS晶体管的源极接地,其栅极接电源,其漏极接所述第一连接端;所述第二置位电路包括PMOS晶体管,该PMOS晶体管的源极接电源,其栅极接地,其漏极接所述熔丝电路的输出端;所述锁存器包括第一缓冲器和第二缓冲器,第一缓冲器的输入端和第二缓冲器的输出端之间的连接节点作为所述锁存器的输入端,第一缓冲器的输出端和第二缓冲器的输入端之间的连接节点作为所述锁存器的输出端,所述熔断置位电平为高电平。进一步的,当熔丝熔断时,由所述第二置位电路输出的高电平置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出高电平信号,该高电平信号为熔断信号;当熔丝未熔断且不需要模拟熔断时,由第一置位电路输出的低电平通过所述熔丝以及锁存器置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出低电平信号,该低电平信号为未熔断信号;当熔丝未熔断且需要模拟熔断时,将所述第一连接端置位于高电平,该高电平经过所述熔丝以及锁存器后使得所述熔丝电路的输出端输出高电平信号,该高电平信号为熔断信号。进一步的,所述第一连接端与一个熔丝压焊区PAD相连,将所述第一连接端置位于高电平为使熔丝压焊区PAD接电源,否则,将熔丝压焊区PAD悬空。进一步的,所述PMOS晶体管的驱动能力小于第一缓冲器的驱动能力,使得在熔丝未熔断且第一缓冲器的输出信号和PMOS晶体管上拉同时有效时,所述熔丝电路的输出端选择输出第一缓冲器的输出信号。进一步的,所述PMOS晶体管为倒比管,该PMOS晶体管的宽长比小于I。进一步的,所述可模拟熔断的熔丝电路还包括有:连接于第一连接端的熔断模拟置位电路,其在熔丝未熔断且需要模拟熔断时,将所述第一连接端置位于熔断置位电平。与现有技术相比,本专利技术中的可模拟熔断的熔丝电路,其可以模拟熔丝熔断效果,以在晶圆测试时,先通过所述熔丝电路模拟熔丝熔断来测试芯片的电路性能,并在测试确认满足性能指标后,再将熔丝真正熔断,从而增加芯片的成品率,且降低芯片制造成本。【【附图说明】】为了更清楚地说明本专利技术实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。其中:图1为本专利技术在一个实施例中的可模拟熔断的熔丝电路的示意图;图2为图1中的熔 丝电路在一个具有实施例中的电路示意图;和图3为图1中的熔丝电路在另一个具有实施例中的电路示意图。【【具体实施方式】】为使本专利技术的上述目的、特征和优点能够更加明显易懂,下面结合附图和【具体实施方式】对本专利技术作进一步详细的说明。此处所称的“一个实施例”或“实施例”是指可包含于本专利技术至少一个实现方式中的特定特征、结构或特性。在本说明书中不同地方出现的“在一个实施例中”并非均指同一个实施例,也不是单独的或选择性的与其他实施例互相排斥的实施例。除非特别说明,本文中的连接、相连、相接的表示电性连接的词均表示直接或间接电性相连。请参考图1所示,其为本专利技术在一个实施例中的可模拟熔断的熔丝电路的示意图。所述可模拟熔断的熔丝电路100包括熔丝F1,当熔丝Fl熔断时,输出端OUT输出熔断信号;当熔丝Fl未熔断且不需要模拟熔断时,输出端OUT输出未熔断信号;当熔丝Fl未熔断且需要模拟熔断时,输出端OUT输出熔断信号。所述熔断信号和未熔断信号可以是一个信号的两种逻辑状态,比如,熔断信号为高电平,未熔断信号为低电平。在图1所示的实施例中,所述熔丝电路100还包括第一置位电路110、第二置位电路120和锁存器130。所述第一置位电路110的输出端与所述熔丝Fl的第一连接端A相连;所述第二置位电路120的输出端与所述熔丝电路的输出端OUT相连;所述锁存器130的输入端与所述熔丝Fl的第二连接端B相连,所述锁存器130的输出端与本文档来自技高网...

【技术保护点】
一种可模拟熔断的熔丝电路,其特征在于,其包括熔丝、第一置位电路、第二置位电路和锁存器,所述第一置位电路的输出端与所述熔丝的第一连接端相连;所述第二置位电路的输出端与所述熔丝电路的输出端相连;所述锁存器的输入端与所述熔丝的第二连接端相连,所述锁存器的输出端与所述熔丝电路的输出端相连,当熔丝熔断时,由所述第二置位电路置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出熔断信号;当熔丝未熔断且不需要模拟熔断时,由第一置位电路通过所述熔丝以及锁存器置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出未熔断信号;当熔丝未熔断且需要模拟熔断时,将所述第一连接端置位于熔断置位电平,该熔断置位电平经过所述熔丝以及锁存器后使得所述熔丝电路的输出端输出熔断信号。

【技术特征摘要】
1.一种可模拟熔断的熔丝电路,其特征在于,其包括熔丝、第一置位电路、第二置位电路和锁存器, 所述第一置位电路的输出端与所述熔丝的第一连接端相连;所述第二置位电路的输出端与所述熔丝电路的输出端相连;所述锁存器的输入端与所述熔丝的第二连接端相连,所述锁存器的输出端与所述熔丝电路的输出端相连, 当熔丝熔断时,由所述第二置位电路置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出熔断信号;当熔丝未熔断且不需要模拟熔断时,由第一置位电路通过所述熔丝以及锁存器置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出未熔断信号;当熔丝未熔断且需要模拟熔断时,将所述第一连接端置位于熔断置位电平,该熔断置位电平经过所述熔丝以及锁存器后使得所述熔丝电路的输出端输出熔断信号。2.根据权利要求1所述的可模拟熔断的熔丝电路,其特征在于,所述第一置位电路包括连接于电源和所述第一置位电路的输出端之间的第一电阻;所述第二置位电路包括连接于电源和所述第二置位电路的输出端之间的第二电阻;所述锁存器包括第一反相器和第二反相器,第一反相器的输入端和第二反相器的输出端之间的连接节点作为所述锁存器的输入端,第一反相器的输出端和第二反相器的输入端之间的连接节点作为所述锁存器的输出端, 所述熔断置位电平为低电平。3.根据权利要求2所述的可模拟熔断的熔丝电路,其特征在于, 当熔丝熔断时,由所述第二置位电路输出的高电平置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出高电平信号,该高电平信号为熔断信号;当熔丝未熔断且不需要模拟熔断时,由第一置位电路输出的高电平通过所述熔丝以及锁存器置位所述熔丝电路的输出端,以使得所述熔丝电路的输出端输出低电平信号,该低电平信号为未熔断信号;当熔丝未熔断且需要模拟熔断时,将所述第一连接端置位于低电平,该低电平经过所述熔丝以及锁存器后使得所述熔丝电路`的输出端输出高电平信号,该高电平信号为熔断信号。4.根据权利要求3所述的可模拟熔断的熔丝电路,其特征在于, 所述第一连接端与一个熔丝压焊区PAD相连, 将所述第一连接端置位于低电平为使熔丝压焊区PAD接地,...

【专利技术属性】
技术研发人员:刘玉芳罗先才徐栋严淼沈天平孙静徐宵隽
申请(专利权)人:无锡华润矽科微电子有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1