【技术实现步骤摘要】
【国外来华专利技术】
公开的概念主要地涉及电子电路,并且更具体地涉及。
技术介绍
随着朝着更多信息的趋势已经继续,电子电路已经演变成提供一种用于传达、处理和传送信息的方式。随着电路的开发,已经开发关联数据或者信息传送技术或者标准,诸如源同步通信。源同步通信标准实现在设备之间的高速数据传送。板偏斜(board skew)和延迟变化/不确定性使得相对难以用单个中心板时钟或者甚至用大量数据位转发的单个时钟完成同步传送。因而将大型数据中心划分成小的位组,并且与相应数据一起转发与每个位组关联的时钟或者选通。在这一方案中假设板偏斜和延迟变化将影响时钟/选通和每组中的数据位二者,因而时钟/选通可靠地用来捕获相应数据。
技术实现思路
更具体而言,公开的概念提供用于成功提供电子设备或者电路、逻辑器件或者电路或者系统中的源同步通信的装置和方法。在一个示例实施例中,一种装置包括耦合到电子设备的接口电路。接口电路使用选通信号来提供与电子设备的源同步通信。接口电路被配置成门控选通信号以便与电子设备成功通信。在另一示例实施例中,一种电子装置包括电子设备和耦合到电子设备的接口电路。电子设备使用选通信号以源同步方式通信 ...
【技术保护点】
【技术特征摘要】
【国外来华专利技术】2010.06.03 US 12/793,5831.一种装置,包括接口电路,所述接口电路耦合到电子设备以用于使用选通信号与所述电子设备进行源同步通信,所述接口电路被配置成门控所述选通信号以便与所述电子设备成功通信。2.根据权利要求1所述的装置,其中所述接口电路通过最小化经过所述接口电路的门控路径的逻辑延迟来增加用于在后同步码窗中门控所述选通信号的时间量从而增加时序裕度。3.根据权利要求1所述的装置,其中所述接口电路在相应时序窗中独立放置用于所述选通信号的使能信号的上升沿和下降沿。4.根据权利要求1所述的装置,其中所述接口电路根据所述选通信号的一个或者多个采样来调整所述选通信号的去门控时间和门控时间。5.根据权利要求1所述的装置,其中所述接口电路通过增加所述选通信号的有效前同步码窗来增加时序裕度。6.根据权利要求1所述的装置,其中所述接口电路通过根据所述电子设备的特性调整用于所述选通信号的使能信号的相位来增加时序裕度。7.根据权利要求1所述的装置,其中所述电子设备包括存储器。8.根据权利要求7所述的装置,其中所述存储器包括多个列。9.一种电子装置,包括电子设备,使用选通信号以源同步方式通信;以及接口电路,耦合到所述电子设备以接收所述选通信号,所述接口电路被配置成门控所述选通信号以提供经门控的选通信号,以便增加与所述电子设备的通信的可靠性。10.根据权利要求9所述的电子装置,还包括使用经门控的选通信号以从所述电子设备接收数据的捕获寄存器。11.根据权利要求9所述的电子装置,其中所述接口电路包括移位电路,所述移位电路将与所述选通信号相关联的使能信号移位以生成经移位的选通信号。12.根据权利要求11所述的电子装置,其中所述接口电路还包括耦合成接收所述选通信号作为第一输入并且提供经门控的选通信号作为输出的逻辑门。13.根据权利要求12所述的电子装置,其中所述接口电路还包括由所述选通信号钟控的寄存器。14.根据权利要求13所述的电子装置,其中所述逻辑门被耦合成接受所述寄存器的输出信号作为第二输入。15.根据权利要求14所述的电子装置,其中所述逻辑门包括NAND门。16.根据权利要求13所述的电子装置,其中所述寄存器的异步设置输入耦合到经移位的使能信号。17.根据权利要求11所述的电子装置,其中所述接口电路还包括耦合成接收所述使能信号作为第一输入并且接收配置位作为第二输入的第二逻辑门,其中所述第二逻辑门的输出耦合到所述移位电路的输入。18.根据权利要求14所述的电子装置,其中所述寄存器具有经优化的时钟到输出(TCO)延迟。19.根据权利要求16所述的电子装置,其中延迟所述使能信号的下降沿。20.根据权利要求16所述的电子装置,其中所述接口电路还包括第三逻辑门,所述第三逻辑门耦合成接收所述寄存器的输出作为第一输入、接收所述移位电路的输出作为第二输入、并且向所述第一逻辑门的所述第二输入提供输出信号。21.根据权利要求11所述的电子装置,其中所述接口电路基于所述选通信号的由于温度变化和/或电压...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。