阵列基板及显示装置制造方法及图纸

技术编号:8300434 阅读:131 留言:0更新日期:2013-02-07 03:22
本发明专利技术公开了一种阵列基板,涉及显示技术领域,该阵列基板包括基板、形成在所述基板上的栅线和数据线,还包括由同一条栅线且同一条数据线驱动的像素单元,所述像素单元包括:薄膜晶体管结构和至少两个显示区域,所述薄膜晶体管结构同时驱动所述至少两个显示区域中的像素电极,并且使得施加在所述至少两个显示区域中的像素电极的电压不同。本发明专利技术公开了一种包括上述阵列基板的显示装置。本发明专利技术的阵列基板中,将像素单元分为至少两个独立的显示区域,通过对这至少两个区域像素电极施加不同的电压,使得一个像素单元中的液晶分子至少有两种偏转角度,液晶显示器亮度差异减小,进一步地降低了色差。

【技术实现步骤摘要】

本专利技术涉及显示
,特别涉及一种阵列基板及显示装置
技术介绍
高级超维场转换技术(ADvancedSuper Dimension Switch, AD-SDS,简称 ADS)模式液晶显示器具备广视角、高穿透率、低色差等优点,逐渐得到广泛的应用。具体地,ADS技术主要是通过同一平面内狭缝电极边缘所产生的电场以及狭缝电极层与板状电极层间产生的电场形成多维电场,使液晶盒内狭缝电极间、电极正上方所有取向液晶分子都能够广生旋转,从而提闻了液晶工作效率并增大了透光效率。闻级超维场转换技术可以提闻TFT-IXD产品的画面品质,具有高分辨率、高透过率、低功耗、宽视角、高开口率、低色差、无 挤压水波纹(push Mura)等优点。ADS模式液晶显示器的阵列基板的像素单元包含两层透明电极,即第一透明电极和位于其正对上方的第二透明电极,第一透明电极和第二透明电极两者之一作为像素电极与薄膜晶体管的漏极连接,另一作为公共电极与公共电极线连接;第二透明电极为具有一定宽度和间距的条状电极(又称为狭缝电极),第二透明电极与第一透明电极上下叠层设置,并且第一透明电极和第二透明电极通过绝缘层隔开。早期的ADS模式液晶显示器的阵列基板设计时,第二透明电极为条状电极,该条状电极只具有一种倾斜角度,如图I所示,包括栅线I、数据线2、条状电极3、条状电极3之间的开口 4、源极5和漏极6。这样的液晶显示器工作时,液晶在电场驱动下,每一个像素单元内的液晶7只有一种偏转角度,如图2所示。在不同的观察视角下,由于液晶的各向异性,液晶显示器具有亮度差异,存在一定的色差。美国专利US2002/0041354公开了一种ADS模式液晶显示器的阵列基板设计方法,该技术方案中,像素单元包括一双畴显示区域(像素单元的显示区域为除薄膜晶体管外的像素电极覆盖的区域),即条状电极3具有两种倾斜角度,如图3所示。这样的液晶显示器工作时,液晶在电场驱动下,每一个像素单元内的液晶7具有两种偏转角度,如图4所示。在不同的观察视角下,由于液晶7偏转的平均化效果,液晶显示器亮度差异减小,色差有一定的改善。上述的技术方案中,条状电极具有两种倾斜角度,在显示过程中,同一个像素单元内液晶具有两种偏转角度,虽然具有一定的平均化效果,但在色差表现方面仍有进一步改善的空间。
技术实现思路
(一)要解决的技术问题本专利技术要解决的技术问题是如何进一步地平均液晶显示器亮度差异,以降低色差。(二)技术方案为解决上述技术问题,本专利技术一种阵列基板,包括基板、形成在所述基板上的栅线和数据线,还包括由同一条栅线且同一条数据线驱动的像素单元,所述像素单元包括薄膜晶体管结构和至少两个显示区域,所述薄膜晶体管结构同时驱动所述至少两个显示区域中的像素电极,并且使得施加在所述至少两个显示区域中的像素电极的电压不同。 其中,所述像素单元包括两个显示区域,分别位于驱动所述像素单元的栅线的两侧。其中,所述薄膜晶体管结构为复合薄膜晶体管,所述复合薄膜晶体管包括栅极、源极、两个漏极,所述源极与所述两个漏极之间分别形成有一个源漏沟道,所述栅极位于所述栅线上,所述源极连接所述数据线,所述两个漏极分别连接所述两个显示区域中的像素电极,所述源极与所述两个漏极之间的两个源漏沟道的沟道宽度不同。其中,所述两个源漏沟道的沟道宽度为2(T30um。其中,所述薄膜晶体管结构为两个薄膜晶体管,所述两个薄膜晶体管的栅极均位于栅线上或者连接栅线,源极均连接数据线,漏极分别连接所述两个显示区域中的像素电极,所述两个薄膜晶体管各自的源极与漏极之间形成的源漏沟道的沟道宽度不同。其中,所述两个薄膜晶体管各自的源漏沟道的沟道宽度为2(T30um。其中,每个所述显示区域包括公共电极及所述像素电极,所述像素电极和公共电极通过绝缘层隔开;所述像素电极位于所述公共电极上方,且所述像素电极为条状电极;或所述公共电极位于所述像素电极上方,且所述公共电极为条状电极。其中,每个所述显示区域的条状电极分为两组条状电极第一组条状电极和第二组条状电极,每组内的各条状电极平行,两组条状电极具有各自的倾斜取向,且两组条状电极在所述显示区域内对称分布。其中,所述条状电极所在显示区域的液晶为正性液晶时,所述条状电极的倾斜取向方向与所述正性液晶的初始取向方向的夹角为5° 20° ;或所述条状电极所在显示区域的液晶为负性液晶时,所述条状电极的倾斜取向方向与所述负性液晶的初始取向方向的夹角为70° 85。。其中,所述两个显示区域的面积比为1:广1:9之间。本专利技术还提供了一种显示装置,包括上述任一所述的阵列基板。(三)有益效果本专利技术的阵列基板中,将像素单元分为至少两个独立的显示区域,通过薄膜晶体管结构对这至少两个显示区域像素电极施加不同的电压,使得一个像素单元中的液晶分子至少有两种偏转角度,使得液晶显示器亮度差异减小,降低了色差。若每个显示区域进一步为双畴模式(即条状电极具有两种倾斜角度)时,该显示区域的液晶在电压的驱动下各有两种偏转方向,从而一个像素单元中的液晶分子至少有四种偏转角度,使得液晶显示器亮度差异进一步减小,从而更好地降低了色差。附图说明图I是现有技术中一种阵列基板局部结构不意图;图2是图I所示结构设计下液晶取向示意图3是现有技术中另一种阵列基板局部结构不意图;图4是图3所示结构设计下液晶取向示意图;图5是本专利技术实施例I的一种阵列基板局部结构示意图;图6是图5所示结构设计下液晶取向示意图; 图7是本专利技术实施例2的一种阵列基板局部结构示意图;图8是本专利技术在实施例I的基础上简单变型后的一种阵列基板局部结构示意图;图9是本专利技术在实施例I的基础上简单变型后的另一种阵列基板局部结构示意图;图10是本专利技术实施例的像素单元具有三个显示区域的一种阵列基板局部结构示意图;图11是本专利技术实施例的像素单元具有四个显示区域的一种阵列基板局部结构示意图。具体实施例方式下面结合附图和实施例,对本专利技术的具体实施方式作进一步详细描述。以下实施例用于说明本专利技术,但不用来限制本专利技术的范围。实施例I本实施例的阵列基板结构如图5所示,包括基板、形成在基板上的若干栅线I、数据线2及像素单元。该像素单元由同一条栅线I且同一条数据线2驱动,且该像素单元包括薄膜晶体管结构和两个显示区域。薄膜晶体管结构同时驱动两个显示区域中的像素电极,并且使得施加在两个显示区域中的像素电极的电压不同。本实施例中,两个显示区域分别位于驱动该像素单元的栅线I的两侧。本实施例中,薄膜晶体管结构为复合薄膜晶体管结构,包括栅极(图中未示出)、源极5、两个漏极6,源极5与两个漏极6之间分别形成有一个源漏沟道。栅极位于栅线I上,源极5连接数据线2,两个漏极6分别连接两个显示区域中的像素电极,源极5与两个漏极6之间的两个源漏沟道的沟道宽度不同。其中,两个源漏沟道的沟道宽度范围为2(T30um。本实施例中像素单元的每个显示区域包括公共电极和像素电极,像素电极和公共电极通过绝缘层隔开。像素电极可以位于公共电极上方也可以位于公共电极下方,且位于上方的电极为条状电极,位于下方的电极可以是条状也可以是板状,本实施例中像素电极位于公共电极上方,且为条状电极3,每条条状像素电极3之间间隔有像素开口 4。本实施例中,每个显示区域的条状电极3为双畴形式,即分为两组条状电极本文档来自技高网
...

【技术保护点】
一种阵列基板,包括基板、形成在所述基板上的栅线和数据线,其特征在于,还包括由同一条栅线且同一条数据线驱动的像素单元,所述像素单元包括:薄膜晶体管结构和至少两个显示区域,所述薄膜晶体管结构同时驱动所述至少两个显示区域中的像素电极,并且使得施加在所述至少两个显示区域中的像素电极的电压不同。

【技术特征摘要】

【专利技术属性】
技术研发人员:张新霞涂志中郭霄吕凤珍林炳仟
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1