循环右移累加基的深空通信中LDPC编码器和编码方法技术

技术编号:8163530 阅读:169 留言:0更新日期:2013-01-07 20:47
本发明专利技术涉及一种CCSDS深空通信系统中9种QC-LDPC码编码的方案,其特征在于,所述系统的QC-LDPC码的编码器是基于循环右移累加机制,主要由控制器、向量存储器、循环右移表、循环右移累加器、串行循环左移累加器和差分器六部分组成。本发明专利技术提供的编码方法过程简单,步骤一致性强,易于实现。本发明专利技术提供的QC-LDPC编码器兼容多码率,能在明显提高编码速度的同时有效减少资源需求,具有易于实现、编码速度快、资源消耗少、功耗小、成本低等优点。

【技术实现步骤摘要】

本专利技术涉及深空数据通信领域,特别涉及一种CCSDS深空通信系统中QC-LDPC码编码器的高效实现方法。
技术介绍
由于在传输信道中存在的各种失真和噪声会对发送信号产生干扰,接收端不可避免地会出现数字信号产生误码的情况。为了降低误码率,需要采用信道编码技术。低密度奇偶校验(Low-Density Parity-Check, LDPC)码以其逼近Shannon限的优异性能成为信道编码领域的研究热点。准循环LDPC码(Quasic-LDPC,QC-LDPC)码是一种特殊的LDPC码,其编码可采用移位寄存器加累加器(Shift-Register-Adder-Accumulator,SRAA)加以实现。SRAA法是利用生成矩阵G进行编码。QC-LDPC码的生成矩阵G是由aXt个bXb阶循环矩阵Gi,」(I彡i彡a, I彡j彡t)构成的阵列,t=a+c。与信息向量对应的一部分生成矩阵是单位矩阵,与校验向量对应的其余部分生成矩阵是高密度矩阵。串行SRAA法完成一次编码需要ab+t个时钟周期,需要(t+c)b个寄存器、cb个二输入与门和cb个二输入异或门。此外,还需要acb比特ROM存储循环本文档来自技高网...

【技术保护点】
一种适合于CCSDS深空通信系统采用的9种QC?LDPC码的编码器,QC?LDPC码的校验矩阵H是由c×t个b×b阶循环矩阵构成的阵列,其中,c、t和b皆为正整数,t=a+c,3种不同码率η分别是1/2、2/3、4/5,7种方阵阶数b分别是32、64、128、256、512、1024、2048,9种有效组合(η,b)分别是(4/5,32)、(2/3,64)、(1/2,128)、(4/5,128)、(2/3,256)、(1/2,512)、(4/5,512)、(2/3,1024)和(1/2,2048),对于这9种QC?LDPC码,均有c=12,c=3u,u=4,3种不同码率对应的参数a分别是8、1...

【技术特征摘要】

【专利技术属性】
技术研发人员:张鹏蔡超时万欣
申请(专利权)人:苏州威士达信息科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1