利用FPGA和74HC595寄存器扩展IO端口的生化分析仪制造技术

技术编号:7694547 阅读:558 留言:0更新日期:2012-08-17 03:20
一种利用FPGA和74HC595寄存器扩展IO端口的生化分析仪,属于生化实验、检测设备技术领域,其特征是:74hc595寄存器的clk和reset_n输入端分别接系统时钟和系统复位,FPGA的parallel_data输入端接CPU的数据输出端,FPGA的serial_data输出端接CMOS移位寄存器的数据输入端,FPGA的master_clr输出端接移位寄存器的主清除输入端,FPGA的shift_cp输出端接移位寄存器的移位时钟输入端,FPGA的latch_cp输出端接移位寄存器的数据锁存输入端。有益效果是:采取将并行数据转换成串行数据进行输出的方法,电路稳定可靠,同时布线也简单多了,而且用单个的FPGA就可以实现复杂的全自动生化仪控制,大大的降低了成本。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术属于生化实验、检测设备

技术介绍
目前,大型全自动生化分析仪电气控制大部分采用单片机或者ARM处理器作为核心控制,但单个的处理器已经很难满足仪器控制要求,多数厂家采用多CPU控制,各个CPU通过共享通讯总线同PC机进行数据通信,但此种多机通讯容易出现各种通信问题,已有逐渐被淘汰的趋势。当前,随着FPGA的价格逐步下降,已经有不少厂家将其应用到全自动控制中,在配置稍微简单的全自动生化分析仪领域中得到广泛的应用,但复杂的系统中单个的FPGA已经不能满足要求,主要是IO资源的短缺,为此大多数厂家采用不得不增加FPGA的数量来满足控制系统的要求,但这无疑使成本大幅增加,同时也给PCB板布线增加难度。
技术实现思路
本技术的目的是提供一种利用FPGA和74HC595寄存器扩展IO端口的生化分析仪,它解决了 FPGA在生化分析仪中使用时IO端口不足的问题。本技术的技术方案是driver_74hc595寄存器的elk和reset_n输入端分别接系统时钟和系统复位,FPGA的parallel_dataSIZE_l. . O输入端接CPU的数据输出端,FPGA的serial_data输出端接CMOS移位寄存器的数据输入端(SER),FPGA的master_clr输出端接移位寄存器的主清除输入端(SRCLRN),FPGA的shift_cp输出端接移位寄存器的移位时钟输入端(SRCLK),FPGA的latch_cp输出端接移位寄存器的数据锁存输入端(RCLK)。本技术的有益效果是采取将并行数据转换成串行数据进行输出的方法,电路稳定可靠,彻底解决了 IO端口不足的问题,这样不仅节省FPGA管脚,同时布线也简单多了,而且用单个的FPGA就可以实现复杂的全自动生化仪控制,大大的降低了成本。附图说明图I是本技术电路原理框图;图2是本技术电路图。具体实施方式以下结合附图对本技术做进一步描述控制逻辑电路产生数据装载信号,将来自CPU的并行数据装入移位数据寄存器。之后,由控制逻辑电路产生移位时钟,输出给CMOS移位寄存器74HC595的SHCP( Shiftregister clock input)端,在移位时钟的节拍下将移位寄存器中的数据按位输出给74此595的05(561^&1 data input)端,在所有数据输出完毕后,控制逻辑产生锁存时钟,输出给 74HC595 的 STCP(Storage register clock input)输入端,在 STCP 信号的上升沿74HC595将所有的数据输出给外部设备,至此,完成一组数据的传输,同时状态机复位,进行下一组数据的装载、传输动 作。本文档来自技高网...

【技术保护点】

【技术特征摘要】
1. 一种利用FPGA和74HC595寄存器扩展IO端口的生化分析仪,其特征是74hc595寄存器的elk和reset_n输入端分别接系统时钟和系统复位,FPGA的parallel_data输入端接CPU的数据输出端,FPGA的serial...

【专利技术属性】
技术研发人员:孙成信
申请(专利权)人:长春赛诺迈德医学技术有限责任公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利