基于FPGA高速DDS信号发生器制造技术

技术编号:6719817 阅读:420 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术公开了一种基于FPGA高速DDS信号发生器,信号发生器的电路包括U1部分和U2部分,U1部分和U2部分相互连接构成DDS信号发生电路;U1部分以EP2C5T144C8即FPGA为主,完成不同的相位给出不同的电压幅值数据的产生;U2部分以AD9742ARUZ为主,完成电压幅度的模数转换工作,将数字信号转化为模拟信号,经低通滤波器得到一定频率的模拟信号;该信号发生器的电路基于DDS技术,频率分辨率高,相位噪声低,带宽较宽,频谱纯度好。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及信号发生器,具体涉及基于FPGA高速DDS信号发生器
技术介绍
DDS是一种全数字化的频率合成器,由相位累加器、波形R0M、D/A转换器和低通滤波器构成。时钟频率给定后,输出信号的频率取决于频率控制字,频率分辨率取决于累加器位数,相位分辨率取决于ROM的地址线位数,幅度量化噪声取决于ROM的数据位字长和D/A 转换器位数。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。DDS广泛应用于雷达系统、数字通信、电子对抗、电子测量等民用军用设备中。它是随着半导体技术和数字技术的快速发展而发展起来的新型的频率合成技术,与传统的VC0+PLL的模拟方式产生所需频率相比,DDS技术具有频率分辨率高,相位噪声低,带宽较宽,频谱纯度好等优点。
技术实现思路
本技术的目的在于提供一种基于FPGA高速DDS信号发生器,该信号发生器的电路基于DDS技术,频率分辨率高,相位噪声低,带宽较宽,频谱纯度好。本技术的技术解决方案是该信号发生器的电路包括Ul部分和U2部分,Ul 部分和U2部分相互连接构成DDS信号发生电路;Ul部分以EP2C5T144C8即FPGA为主,完成不同的相位给出不同的电压幅值数据的产生;U2部分以AD9742ARUZ为主,完成电压幅度的模数转换工作,将数字信号转化为模拟信号,经低通滤波器得到一定频率的模拟信号;具体电路连接如下Ul 部分(EP2C5T144C8) :EP2C5T122C8 的第 35、107、37、109、50、62、124、131 脚接 1. 2V 电源,第 5、23、29、116、127、138、77、95、102、46、54、66、11、13 脚接 3. 3V 电源,第 18、 21、22、91、90、89、88、36、108、34、106、110、6、19、33、39、49、56、61、68、78、98、105、111、117、 123、128、130、140、12、84、85 脚接地;EP2C5T144C8 的第 16 脚接 R4 的一端,R4 另一端接地;EP2C5T144C8的第20脚接Rl的一端,Rl的另一端接3. 3V电源;EP2C5T144C8的第82 脚接R2的一端,R2的另一端接3. 3V电源;EP2C5T144C8的第83脚接R3的一端,R3的另一端接3. 3V电源;EP2C5T144C8的第32脚接R5的一端,R5的另一端接U2 (AD9742ARUZ) 的第28脚;EP2C5T144C8的第120脚接R5的一端,R6的另一端接U2 (AD9742ARUZ)的第12脚;EP2C5T144C8的第122脚接R7的一端,R7的另一端接U2 (AD9742ARUZ)的第11脚;EP2C5T144C8的第1 脚接R8的一端,R8的另一端接U2 (AD9742ARUZ)的第10脚;EP2C5T144C8的第1 脚接R9的一端,R9的另一端接U2 (AD9742ARUZ)的第9脚;EP2C5T144C8的第133脚接RlO的一端,RlO的另一端接U2 (AD9742ARUZ)的第 8 脚;EP2C5T144C8 的第 1;34 脚接 Rll 的一端,Rll 的另一端接 U2 (AD9742ARUZ)的第 7 脚;EP2C5T144C8 的第 1;35 脚接 R12 的一端,R12 的另一端接 U2 (AD9742ARUZ)的第6脚;EP2C5T144C8的第136脚接R13的一端,R13的另一端接U2 (AD9742ARUZ)的第5脚;EP2C5T144C8的第139脚接R14的一端,R14的另一端接U2 (AD9742ARUZ)的第4脚;EP2C5T144C8的第141脚接R15的一端,R15的另一端接U2 (AD9742ARUZ)的第 3 脚;EP2C5T144C8 的第 143 脚接 R16 的一端,R16 的另一端接 U2 (AD9742ARUZ)的第 2 脚;EP2C5T144C8的第144脚接R17的一端,R17的另一端接U2 (AD9742ARUZ)的第1脚; EP2C5T144C8的其它脚悬空;U2 部分(AD9742ARUZ) :AD9742ARUZ 的第 24、27 脚接 3. 3V 电源;AD9742ARUZ 的第 20、26、16、25 脚接地;AD9742ARUZ 的第 18 脚接 R18 一端,R18 另一端接地;AD9742ARUZ 的第17脚接Cl的一端,Cl的另一端接地;AD9742ARUZ的第19脚接C2的一端,C2的另一端接3. 3V电源;AD9742ARUZ的第23脚接C3的一端,C3的另一端接地;EP2C5T144C8 的第32脚接R5的一端,R5的另一端接U2 (AD9742ARUZ)的第28脚;EP2C5T144C8的第 120 脚接 R5 的一端,R6 的另一端接 U2 (AD9742ARUZ)的第 12 脚;EP2C5T144C8 的第 122 脚接R7的一端,R7的另一端接U2 (AD9742ARUZ)的第11脚;EP2C5T144C8的第126脚接 R8的一端,R8的另一端接U2 (AD9742ARUZ)的第10脚;EP2C5T144C8的第1 脚接R9的一端,R9的另一端接U2 (AD9742ARUZ)的第9脚;EP2C5T144C8的第133脚接RlO的一端,RlO的另一端接U2 (AD9742ARUZ)的第8脚;EP2C5T144C8的第134脚接Rll的一端, Rll 的另一端接 U2 (AD9742ARUZ)的第 7 脚;EP2C5T144C8 的第 1;35 脚接 R12 的一端,R12 的另一端接U2 (AD9742ARUZ)的第6脚;EP2C5T144C8的第136脚接R13的一端,R13的另一端接U2 (AD9742ARUZ)的第5脚;EP2C5T144C8的第139脚接R14的一端,R14的另一端接 U2 (AD9742ARUZ)的第 4 脚;EP2C5T144C8 的第 141 脚接 R15 的一端,R15 的另一端接U2 (AD9742ARUZ)的第3脚;EP2C5T144C8的第143脚接R16的一端,R16的另一端接U2 (AD9742ARUZ)的第2脚;EP2C5T144C8的第144脚接R17的一端,R17的另一端接 U2 (AD9742ARUZ)的第 1 脚;AD9742ARUZ 的第 22 脚接 R18、R20 和 C4 的一端,R18 的另一端接地,C4的另一端接地,R20的另一端接R21 —端和AD8055ART的4脚,R21的另一端接地; AD9742ARUZ的第21脚接R19、R22和C5的一端,R19的另一端接地,C5的另一端接地,R22 的另一端接R23的一端和AD8055ART的第3脚,R23的另一端接AD8055ART的第1脚和RM 的一端;AD8055ART的第5脚接+5V电源;AD8055ART的第2脚接-5V电源;RM的另一端接Ll的一端和C6的一端;C6的另一端接地;Ll的另一端接L2的一端和C7的一端;C7的另一端接地;L2的另一本文档来自技高网...

【技术保护点】
1.基于FPGA高速DDS信号发生器,其特征在于:信号发生器的电路包括U1部分和U2部分,U1部分和U2部分相互连接构成DDS信号发生电路;U1部分包括EP2C5T144C8器件FPGA,完成不同的相位给出不同的电压幅值数据的产生;U2部分包括AD9742ARUZ器件,完成电压幅度的模数转换工作,将数字信号转化为模拟信号,经低通滤波器得到一定频率的模拟信号;具体电路连接如下:U1部分EP2C5T144C8:EP2C5T122C8的第35、107、37、109、50、62、124、131脚接1.2V电源,第5、23、29、116、127、138、77、95、102、46、54、66、11、13脚接3.3V电源,第18、21、22、91、90、89、88、36、108、34、106、110、6、19、33、39、49、56、61、68、78、98、105、111、117、123、128、130、140、12、84、85脚接地;EP2C5T144C8的第16脚接R4的一端,R4另一端接地;EP2C5T144C8的第20脚接R1的一端,R1的另一端接3.3V电源;EP2C5T144C8的第82脚接R2的一端,R2的另一端接3.3V电源;EP2C5T144C8的第83脚接R3的一端,R3的另一端接3.3V电源;EP2C5T144C8的第32脚接R5的一端,R5的另一端接U2 AD9742ARUZ 的第28脚;EP2C5T144C8的第120脚接R5的一端,R6的另一端接U2 AD9742ARUZ 的第12脚;EP2C5T144C8的第122脚接R7的一端,R7的另一端接U2 AD9742ARUZ 的第11脚;EP2C5T144C8的第126脚接R8的一端,R8的另一端接U2 AD9742ARUZ 的第10脚;EP2C5T144C8的第129脚接R9的一端,R9的另一端接U2 AD9742ARUZ 的第9脚;EP2C5T144C8的第133脚接R10的一端,R10的另一端接U2 AD9742ARUZ 的第8脚;EP2C5T144C8的第134脚接R11的一端,R11的另一端接U2 AD9742ARUZ 的第7脚;EP2C5T144C8的第135脚接R12的一端,R12的另一端接U2 AD9742ARUZ 的第6脚;EP2C5T144C8的第136脚接R13的一端,R13的另一端接U2 AD9742ARUZ 的第5脚;EP2C5T144C8的第139脚接R14的一端,R14的另一端接U2 AD9742ARUZ 的第4脚;EP2C5T144C8的第141脚接R15的一端,R15的另一端接U2 AD9742ARUZ 的第3脚;EP2C5T144C8的第143脚接R16的一端,R16的另一端接U2 AD9742ARUZ 的第2脚;EP2C5T144C8的第144脚接R17的一端,R17的另一端接U2 AD9742ARUZ 的第1脚;EP2C5T144C8的其它脚悬空;U2部分 AD9742ARUZ :AD9742ARUZ的第24、27脚接3.3V电源;AD9742ARUZ的第20、26、16、25脚接地;AD9742ARUZ的第18脚接R18一端,R18另一端接地;AD9742ARUZ的第17脚接C1的一端,C1的另一端接地;AD9742ARUZ的第19脚接C2的一端,C2的另一端接3.3V电源;AD9742ARUZ的第23脚接C3的一端,C3的另一端接地;EP2C5T144C8的第32脚接R5的一端,R5的另一端接U2 AD9742ARUZ 的第28脚;EP2C5T144C8的第120脚接R5的一端,R6的另一端接U2 AD9742ARUZ 的第12脚;EP2C5T144C8的第122脚接R7的一端,R7的另一端接U2 AD9742ARUZ 的第11脚;EP2C5T144C8的第126脚接R8的一端,R8的另一端接U2 AD9742ARUZ 的第10脚;EP2C5T144C8的第129脚接R9的一端,R9的另一端接U2 AD9742ARUZ 的第9脚;EP2C5T144C8的第133脚接R10的一端,R10的另一端接U2 AD9742ARUZ 的第8脚;EP2C5T144C8的第134脚接R11的一端,R11的另一端接U2 AD9742ARUZ 的第7脚;EP2C5T144C8的第135脚接R12的一端,R12的另一端接U2 AD9742ARUZ 的第6脚;EP2C5T144C8的第136脚接R13的一端,R13的另一端接U2 AD9742ARUZ 的第5脚;EP2C5T144C8的第139脚接R14的一端,R14的另一端接U2 AD9742ARUZ 的第4脚;EP2C5T144C8的第141脚接R15的一端,R15的另一端接U2 AD9742...

【技术特征摘要】
1.基于FPGA高速DDS信号发生器,其特征在于信号发生器的电路包括Ul部分和U2 部分,Ul部分和U2部分相互连接构成DDS信号发生电路;Ul部分包括EP2C5T144C8器件 FPGA,完成不同的相位给出不同的电压幅值数据的产生;U2部分包括AD9742ARUZ器件,完成电压幅度的模数转换工作,将数字信号转化为模拟信号,经低通滤波器得到一定频率的模拟信号;具体电路连接如下Ul 部分 EP2C5T144C8 :EP2C5T122C8 的第 35、107、37、109、50、62、124、131 脚接 1. 2V 电源,第 5、23、29、116、127、138、77、95、102、46、54、66、11、13 脚接 3. 3V 电源,第 18、21、 22、91、90、89、88、36、108、34、106、110、6、19、33、39、49、56、61、68、78、98、105、111、117、 123、128、130、140、12、84、85 脚接地;EP2C5T144C8 的第 16 脚接 R4 的一端,R4 另一端接地;EP2C5T144C8的第20脚接Rl的一端,Rl的另一端接3. 3V电源;EP2C5T144C8的第82 脚接R2的一端,R2的另一端接3. 3V电源;EP2C5T144C8的第83脚接R3的一端,R3的另一端接3. 3V电源;EP2C5T144C8的第32脚接R5的一端,R5的另一端接U2 AD9742ARUZ 的第28脚;EP2C5T144C8的第120脚接R5的一端,R6的另一端接U2 AD9742ARUZ的第12脚;EP2C5T144C8的第122脚接R7的一端,R7的另一端接U2 AD9742ARUZ 的第11脚;EP2C5T144C8的第1 脚接R8的一端,R8的另一端接U2 AD9742ARUZ 的第10脚;EP2C5T144C8的第1 脚接R9的一端,R9的另一端接U2 AD9742ARUZ 的第9脚;EP2C5T144C8的第133脚接RlO的一端,RlO的另一端接U2 AD9742ARUZ 的第8脚;EP2C5T144C8的第1;34脚接Rll的一端,Rll的另一端接U2 AD9742ARUZ 的第7脚;EP2C5T144C8的第1;35脚接R12的一端,R12的另一端接U2 AD9742ARUZ 的第6脚;EP2C5T144C8的第136脚接R13的一端,R13的另一端接U2 AD9742ARUZ 的第5脚;EP2C5T144C8的第139脚接R14的一端,R14的另一端接U2 AD9742ARUZ 的第4脚;EP2C5T144C8的第141脚接R15的一端,R15的另一端接U2 AD9742ARUZ的第 3脚;EP2C5T144C8的第143脚接R16的一端,R16的另一端接U2 AD9742ARUZ的第2 脚;EP2C5T144C8的第144脚接R17的一端,R17的另一端接U2 AD9742ARUZ的第1脚; EP2C5T144C8的其它脚悬空;U2 部分 AD9742ARUZ :AD...

【专利技术属性】
技术研发人员:胡玉忠
申请(专利权)人:江苏瑞特电子设备有限公司
类型:实用新型
国别省市:32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1