A voltage holding circuit includes a first switch, a second switch, a third switch, a fourth switch, an operational amplifier, and a capacitor. According to the switching of the first to fourth switches, the operational amplifier form a unity gain buffer, under normal operating conditions, the end is electrically connected to a node positive input of the operational amplifier, the amplifier output end is electrically connected to the capacitor, so the voltage of the capacitor is equal to the voltage of the node; in the power down state, end electrically connected to the positive input capacitance of the operational amplifier, the amplifier output end is electrically connected to the node, so the voltage of the node is equal to the voltage of the capacitor. Therefore, the voltage holding circuit can maintain the voltage of the node in the state of power off.
【技术实现步骤摘要】
本专利技术是关于一种电压保持电路,尤指一种延迟锁定回路电路的电压保持电路。
技术介绍
请参考图1,图1为
技术介绍
的延迟锁定回路(Delay-Locked Loop Circuit,DLL) 电路10的方块图。延迟锁定回路电路10可产生与输入时脉信号同周期但较原输入信号延迟一周期的输出信号。延迟锁定回路电路10包括相位频率检测器(Phase Frequency Detector, PFD) 11,电荷泵(Charge Pump, CP)电路12,电容13、电压控制延迟线路(Voltage Controlled Delay Line,VCDL)14 以及延迟电路(dummy delay) 15。相位频率检测器 11 接收输入时脉信号SI以及回授信号ra并根据所检测的两信号相位及频率差产生上信号SU 以及下信号SD。电荷泵电路12接收上信号SU以及下信号SD并根据上信号SU以及下信号SD的逻辑状态而改变所产生的电流信号。电容13接收来自电荷泵电路12的电流信号并进行低通滤波产生直流电压VA。电压控制延迟线路14接收输入时脉信号SI以及直流电压VA并根据直流电压VA决 ...
【技术保护点】
1.一种电压保持电路,包括:一运算放大器,具有一正输入端,一负输入端,以及一输出端电性连接于该负输入端;一第一开关,具有一第一端,一第二端电性连接于该运算放大器的正输入端,以及一控制端用来接收一第一控制信号;一第二开关,具有一第一端电性连接于该第一开关的第一端、一第二端电性连接于该运算放大器的负输入端,以及一控制端用来接收一第二控制信号;一第三开关,具有一第一端电性连接于该运算放大器的输出端、一第二端,以及一控制端用来接收该第一控制信号;一第四开关,具有一第一端电性连接于该运算放大器的正输入端、一第二端电性连接于该第三开关的第二端,以及一控制端用来接收该第二控制信号;以及一 ...
【技术特征摘要】
...
【专利技术属性】
技术研发人员:赖佑生,张峰嘉,
申请(专利权)人:钰创科技股份有限公司,
类型:发明
国别省市:71
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。