【技术实现步骤摘要】
一般地,本专利技术涉及通信系统,具体涉及无线电通信系统的交织设备和 方法。具体地讲,本专利技术涉及一种用于生成交织地址和确定交织器长度以提 高交织器的存储」效率的交织设备和方法。背景4支术交织是一种与随机纠错码解码联系紧密、典型应用于衰落信道中增强纠 错码性能的技术。很多应用,例如国际移动通信系统2000 (IMT-2000)的空 中接口要求有充分确定的方法以实现各种交织技术。此外,这种技术进一步 要有利于提高数字通信系统的可靠性,特别是要使现有和将来的数字通信系 统的性能得到提高。IMT-2000标准建议,信道交织器使用比特反向交织器。然而,这种交织 器可以有各种不同的长度,而且按照IMT-2000标准定义的前向链路和后向链 路,可以有各种不同类型的逻辑信道。因此,为了提供IMT-2000标准的范围, 对于交织存储器要求提高存储容量。例如,在N-3的前向链路传输方式中, 诸如在144比特/帧到36864比特/帧之间的各种不同长度的交织器,都可以被 使用。下面简要描述比特反向交织器。在图1,用一个方框图显示了这种比特反向交织器的置换方法。如图1 所示,比特反 ...
【技术保护点】
一种交织方法,包含以下步骤: 如果待交织数据的长度N大于2↑[m]×j而小于2↑[m]×(j+1),则交织器处理长度N’为2↑[m]×(j+1),其中,m是N的二进制值中从最低有效位到最高有效位的连续零比特的个数,j是N的二进制值中除 了所述连续零比特以外的比特的十进制值; 从地址0到地址N-1,将N个输入数据比特顺序存储在存储器中; 对地址0到N’-1进行部分比特反向顺序交织以产生交织后的地址0到N’-1;以及 从交织后的地址0到N’-1中排除交织后 的地址N到N’-1; 使用交织后的地址0到N-1来从存储器中读取所述N个输入数据比特。
【技术特征摘要】
KR 2002-1-9 10-2002-12521.一种交织方法,包含以下步骤如果待交织数据的长度N大于2m×j而小于2m×(j+1),则交织器处理长度N’为2m×(j+1),其中,m是N的二进制值中从最低有效位到最高有效位的连续零比特的个数,j是N的二进制值中除了所述连续零比特以外的比特的十进制值;从地址0到地址N-1,将N个输入数据比特顺序存储在存储器中;对地址0到N’-1进行部分比特反向顺序交织以产生交织后的地址0到N’-1;以及从交织后的地址0到N’-1中排除交织后的地址N到N’-1;使用交织后的地址0到N-1来从存储器中读取所述N个输入数据比特。2. 根据权利要求1的方法,其中存储器长度为N。3. 根据权利要求1的方法,其中存储器长度为N,。4. 一种在通信系统中对N-2mxj+a的输入数据进行交织的方法,其中0< a<2m, a为整数,m是N的二进制值中从最低有效位到最高有效位的连续零 比特的个数,j是N的二进制值中除了所述连续零比特以外的比特的十进制 值,所述方法包含以下步骤用N,=2mx(j+1 )的RxC矩阵结构,按存储器的顺序列方向确定地址,其 中R=2m,C= (j...
【专利技术属性】
技术研发人员:金潣龟,河相赫,
申请(专利权)人:三星电子株式会社,
类型:发明
国别省市:KR[韩国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。