System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 低功耗收发机阵列架构制造技术_技高网
当前位置: 首页 > 专利查询>天津大学专利>正文

低功耗收发机阵列架构制造技术

技术编号:40983971 阅读:9 留言:0更新日期:2024-04-18 21:29
本发明专利技术公开低功耗收发机阵列架构,包括多路发射链路和多路接收链路,上变频发射/下变频接收的本振信号由低功耗本振源产生链路提供;所述低功耗本振源产生链路包含工作在低频段的锁相环PLL、倍频器;发射链路/接收链路的N路/单路锁相环PLL产生的低频功率信号,经过倍频器倍频后生成所需频率的本振信号,该本振信号输入到上变频器/下变频器的本振端口,实现信号的上变频发射/下变频接收。本发明专利技术低功耗收发机阵列架构,可减小信号长距离传输的损耗,进而降低电路模块所需的输入功率,降低系统功耗,有利于毫米波、太赫兹等频段收发机阵列的大规模应用。

【技术实现步骤摘要】

本专利技术涉及通信,特别是涉及一种低功耗收发机阵列架构


技术介绍

1、随着通信技术的发展,目前使用的低频sub-6ghz频谱资源有限,无法满足通信容量、通信速率等需求。毫米波及更高频段具有更大的可用带宽、更高的通信速率和更低的通信速率,其频谱资源还未被有效利用,因此新一代5g/6g毫米波、太赫兹技术成为未来通信的重要发展方向之一。然而,毫米波及太赫兹频段由于波长较短,存在路径损耗大的问题。虽然利用其小尺寸、易集成的优势,可以实现大规模的收发系统阵列集成,以克服较大的路径损耗,提升信号的传输距离,然而大规模收发系统阵列需要功率分配/合成网络,损耗会使通信系统功耗增加。


技术实现思路

1、本专利技术的目的是为克服现有上述的技术中的缺陷,而提供一种低功耗收发机阵列架构,旨在降低长距离信号传输线的频率,实现低功耗阵列设计。

2、本专利技术的一个方面,提供n路锁相环pll结构的低功耗收发机阵列架构,包括多路发射链路和多路接收链路,上变频发射/下变频接收的本振信号由低功耗本振源产生链路提供;所述低功耗本振源产生链路包含工作在低频段的锁相环pll以及倍频器;发射链路/接收链路的n路锁相环pll产生n路低频功率信号,经过倍频器倍频后生成所需频率的本振信号,该本振信号输入到上变频器/下变频器的本振端口,实现信号的上变频发射/下变频接收。

3、其中,沿信号发射方向,所述发射链路依次包括上变频器、第一移相器、第一可变增益放大器、功率放大器和发射天线;沿信号接收方向,所述接收链路依次包括接收天线、低噪声放大器、第二可变增益放大器、第二移相器、下变频器。

4、进一步的,发射链路包括工作于低频的中频功率分配网络,中频信号经过中频功率分配网络输入到上变频器的中频端口,在射频端口实现多路射频信号发射;

5、接收链路包括工作于低频的中频功率合成网络,下变频后输出的多路中频信号由中频功率合成网络合成形成一路中频信号,实现多路射频信号接收。

6、本专利技术的一个方面,提供单路锁相环pll结构的低功耗收发机阵列架构,包括多路发射链路和多路接收链路,上变频发射/下变频接收的本振信号由低功耗本振源产生链路提供;所述低功耗本振源产生链路包含工作在低频段的锁相环pll、工作于低频的本振功率分配网络以及倍频器;发射链路/接收链路的锁相环pll产生低频率功率信号,经过本振功率分配网络生成多路低频本振信号,送入倍频器倍频后将多路低频本振信号转换为所需的高频本振信号输出,该高频本振信号输入到上变频器/下变频器的本振端口,实现信号的上变频发射/下变频接收。

7、其中,沿信号发射方向,所述发射链路依次包括上变频器、第一移相器、第一可变增益放大器、功率放大器和发射天线;沿信号接收方向,所述接收链路依次包括接收天线、低噪声放大器、第二可变增益放大器、第二移相器、下变频器。

8、优选的,所述本振功率分配网络采用1:n功率分配网络或多级1:2功分单元级联网络。

9、进一步的,发射链路包括工作于低频的中频功率分配网络,中频信号经过中频功率分配网络输入到上变频器的中频端口,在射频端口实现多路射频信号发射;

10、接收链路包括工作于低频的中频功率合成网络,下变频后输出的多路中频信号由中频功率合成网络合成形成一路中频信号,实现多路射频信号接收。

11、本专利技术低功耗收发机阵列架构,可减小信号长距离传输的损耗,进而降低电路模块所需的输入功率,降低系统功耗,有利于毫米波、太赫兹等频段收发机阵列的大规模应用。

本文档来自技高网...

【技术保护点】

1.低功耗收发机阵列架构,其特征在于,包括多路发射链路和多路接收链路,上变频发射/下变频接收的本振信号由低功耗本振源产生链路提供;所述低功耗本振源产生链路包含工作在低频段的锁相环PLL以及倍频器;发射链路/接收链路的N路锁相环PLL产生N路低频功率信号,经过倍频器倍频后生成所需频率的本振信号,该本振信号输入到上变频器/下变频器的本振端口,实现信号的上变频发射/下变频接收。

2.根据权利要求1所述的低功耗收发机阵列架构,其特征在于,沿信号发射方向,所述发射链路依次包括上变频器、第一移相器、第一可变增益放大器、功率放大器和发射天线;沿信号接收方向,所述接收链路依次包括接收天线、低噪声放大器、第二可变增益放大器、第二移相器、下变频器。

3.根据权利要求1所述的低功耗收发机阵列架构,其特征在于,发射链路包括工作于低频的中频功率分配网络,中频信号经过中频功率分配网络输入到上变频器的中频端口,在射频端口实现多路射频信号发射;

4.低功耗收发机阵列架构,其特征在于,包括多路发射链路和多路接收链路,上变频发射/下变频接收的本振信号由低功耗本振源产生链路提供;所述低功耗本振源产生链路包含工作在低频段的锁相环PLL、工作于低频的本振功率分配网络以及倍频器;发射链路/接收链路的锁相环PLL产生低频率功率信号,经过本振功率分配网络生成多路低频本振信号,送入倍频器倍频后将多路低频本振信号转换为所需的高频本振信号输出,该高频本振信号输入到上变频器/下变频器的本振端口,实现信号的上变频发射/下变频接收。

5.根据权利要求4所述的低功耗收发机阵列架构,其特征在于,沿信号发射方向,所述发射链路依次包括上变频器、第一移相器、第一可变增益放大器、功率放大器和发射天线;沿信号接收方向,所述接收链路依次包括接收天线、低噪声放大器、第二可变增益放大器、第二移相器、下变频器。

6.根据权利要求4所述的低功耗收发机阵列架构,其特征在于,所述本振功率分配网络采用1:N功率分配网络或多级1:2功分单元级联网络。

7.根据权利要求4所述的低功耗收发机阵列架构,其特征在于,发射链路包括工作于低频的中频功率分配网络,中频信号经过中频功率分配网络输入到上变频器的中频端口,在射频端口实现多路射频信号发射;

...

【技术特征摘要】

1.低功耗收发机阵列架构,其特征在于,包括多路发射链路和多路接收链路,上变频发射/下变频接收的本振信号由低功耗本振源产生链路提供;所述低功耗本振源产生链路包含工作在低频段的锁相环pll以及倍频器;发射链路/接收链路的n路锁相环pll产生n路低频功率信号,经过倍频器倍频后生成所需频率的本振信号,该本振信号输入到上变频器/下变频器的本振端口,实现信号的上变频发射/下变频接收。

2.根据权利要求1所述的低功耗收发机阵列架构,其特征在于,沿信号发射方向,所述发射链路依次包括上变频器、第一移相器、第一可变增益放大器、功率放大器和发射天线;沿信号接收方向,所述接收链路依次包括接收天线、低噪声放大器、第二可变增益放大器、第二移相器、下变频器。

3.根据权利要求1所述的低功耗收发机阵列架构,其特征在于,发射链路包括工作于低频的中频功率分配网络,中频信号经过中频功率分配网络输入到上变频器的中频端口,在射频端口实现多路射频信号发射;

4.低功耗收发机阵列架构,其特征在于,包括多路发射链路和多路接收链路,上变频发射/下变频接收的本振信号由低功耗本...

【专利技术属性】
技术研发人员:侯岳峰付振帅刘玫承马凯学
申请(专利权)人:天津大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1