System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术涉及一种消除过冲电路。
技术介绍
1、目前开关电源为了减小输出电压脉动,一般在其输出端接有大容量的滤波电容,由于在上电瞬间该电容电压为零,所以在上电时会产生较大的电容充电电流,从而给开关电源电路造成较大的电流冲击,严重影响到开关电源的使用寿命和工作可靠性。同时在电源启动的瞬间,由于反馈环路的响应时间所限,反馈环路可视为开环,输出电压在此瞬间不受反馈环路控制,故出现过冲现象。传统dcdc,vin下降,vout下降,然后vin上升,vout跟随上升,在vout上升到最后阶段,会出现过冲。因此,提供一种消除过冲电路。
技术实现思路
1、本专利技术的目的在于克服现有的缺陷而提供的一种消除过冲电路,解决输出电压在上升阶段过冲的问题。
2、实现上述目的的技术方案是:
3、本专利技术之一的一种消除过冲电路,包括:可变参考电压生成器、第一时钟模块和第一输入电源,
4、可变参考电压生成器连接第一运算放大器的正输入端;
5、所述第一运算放大器的输出端连接第二运算放大器的正输入端,所述第二运算放大器的输出端连接第一逻辑控制模块;
6、第一时钟模块连接第一逻辑控制模块;
7、所述第一逻辑控制模块另一端连接第一mos管的栅极;
8、所述第一输入电源连接所述第一mos管的漏极,所述第一mos管的源极分别连接第一激光二极管和第一二极管的阴极;
9、所述第一二极管的阳极接地,所述第一激光二极管另一端连接第一电
10、所述第一电容另一端接地,所述第一电容并联有第一电阻和第二电阻;
11、所述第一电阻和第二电阻串联,所述第一电阻和第二电阻并联有第一负载;
12、所述第一电阻还连接所述第一运算放大器的负输入端。
13、优选的,所述可变参考电压生成器包括:第三运算放大器,
14、所述第三运算放大器的输出端依次串联第三电阻、第四电阻、第五电阻、第六电阻和第七电阻并接地;
15、所述第三运算放大器的负输入端通过第四开关连接所述第一运算放大器的正输入端;
16、所述第二电阻连接所述第三电阻的一端通过第三开关连接所述第一运算放大器的正输入端;
17、所述第三电阻连接所述第四电阻的一端通过第二开关连接所述第一运算放大器的正输入端;
18、所述第四电阻连接所述第五电阻的一端通过第一开关连接所述第一运算放大器的正输入端。
19、优选的,所述第三运算放大器的正输入端输入第一参考电压,所述第三运算放大器的输出端输出第二参考电压;
20、所述第一运算放大器的正输入端输入第二参考电压,所述第一运算放大器的负输入端输入第一反馈电压,所述第一运算放大器的输出端输出第一共模信号电压;
21、所述第二运算放大器的正输入端输入第一共模信号电压,所述第二运算放大器的负输入端输入第一射频信号;
22、所述第一时钟模块输出第一时钟信号;
23、所述第一逻辑控制模块输出第一驱动信号;
24、第一输出电压驱动所述第一负载。
25、本专利技术之二的一种消除过冲电路,包括:第四运算放大器、vout判断模块和第二输入电源,
26、所述第四运算放大器的输出端连接第五运算放大器的正输入端;
27、所述第五运算放大器的输出端连接第二逻辑控制模块;
28、所述vout判断模块连接第二时钟模块;
29、所述第二时钟模块连接所述第二逻辑控制模块;
30、所述第二逻辑控制模块另一端连接第二mos管的栅极;
31、所述第二输入电源连接所述第二mos管的漏极,所述第二mos管的源极分别连接第二激光二极管和第二二极管的阴极;
32、所述第二二极管的阳极接地,所述第二激光二极管另一端连接第二电容,所述第二电容另一端接地,所述第二电容并联有第八电阻和第九电阻;
33、所述第八电阻和第九电阻串联,所述第八电阻和第九电阻并联有第二负载;
34、所述第八电阻还连接所述第四运算放大器的负输入端。
35、优选的,所述第四运算放大器的正输入端输入第三参考电压,
36、所述第四运算放大器的负输入端输入第二反馈电压,所述第四运算放大器的输出端输出第二共模信号电压;
37、所述第五运算放大器的正输入端输入第二共模信号电压,所述第五运算放大器的负输入端输入第二射频信号;
38、所述第二逻辑控制模块输出第二驱动信号。
39、优选的,所述vout判断模块包括第六运算放大器,第七运算放大器、第八运算放大器和第九运算放大器,所述第六运算放大器,第七运算放大器、第八运算放大器和第九运算放大器的输出端均连接所述第二时钟模块。
40、优选的,所述第六运算放大器的正输入端输入第二输出电压,负输入端输入第四参考电压,输出端输出第一变频电压;
41、所述第七运算放大器的正输入端输入第二输出电压,负输入端输入第五参考电压,输出端输出第二变频电压;
42、所述第八运算放大器的正输入端输入第二输出电压,负输入端输入第六参考电压,输出端输出第二变频电压;
43、所述第九运算放大器的正输入端输入第二输出电压,负输入端输入第七参考电压,输出端输出第二变频电压。
44、优选的,所述第二时钟模块包括:第三mos管,
45、所述第六运算放大器,第七运算放大器、第八运算放大器和第九运算放大器的输出端均连接所述第三mos管的栅极;
46、所述第三mos管的漏极分别连接第一电压比较器和比较器的正输入端;
47、所述第三mos管的源极分别连接第三电容、第四电容、第五电容、第六电容和第七电容;
48、所述第三电容通过第五开关连接所述比较器的正输入端;
49、所述第四电容通过第六开关连接所述比较器的正输入端;
50、所述第五电容通过第六开关连接所述比较器的正输入端;
51、所述第六电容通过第七开关连接所述比较器的正输入端;
52、所述第七电容直接连接所述比较器的正输入端;
53、所述比较器输出端连接所述第二逻辑控制模块。
54、所述第二时钟模块还包括:第一电压比较器,所述第一电压比较器连接所述比较器的正输入端。
55、优选的,所述比较器的负输入端输入第三参考电压。
56、本专利技术的有益效果是:本专利技术中,第一种电路,是通过增加可变参考电压生成器,改变第二参考电压,进而使得第一共模信号电压、第一输出电压及第一反馈电压阶梯式上升,并将第一反馈电压反馈至可变参考电压生成器中,与第一参考电压进行比较,循环往复,进而消除第一输出电压上冲效果,直至第一输出电压平稳;第二种电路,是通过vout判断模块使得电路中的时钟由慢变快,此时,第二共模信号电压vcomp2本文档来自技高网...
【技术保护点】
1.一种消除过冲电路,其特征在于,包括:可变参考电压生成器、第一时钟模块和第一输入电源(Vin1),
2.根据权利要求1所述的一种消除过冲电路,其特征在于,所述可变参考电压生成器包括:第三运算放大器(U3),
3.根据权利要求2所述的一种消除过冲电路,其特征在于,所述第三运算放大器(U3)的正输入端输入第一参考电压(Vref1),所述第三运算放大器(U3)的输出端输出第二参考电压(Vref2);
4.一种消除过冲电路,其特征在于,包括:第四运算放大器(U4)、Vout判断模块和第二输入电源(Vin2),
5.根据权利要求4所述的一种消除过冲电路,其特征在于,所述第四运算放大器(U4)的正输入端输入第三参考电压(Vref3),
6.根据权利要求5所述的一种消除过冲电路,其特征在于,所述Vout判断模块包括第六运算放大器(U6),第七运算放大器(U7)、第八运算放大器(U8)和第九运算放大器(U9),所述第六运算放大器(U6),第七运算放大器(U7)、第八运算放大器(U8)和第九运算放大器(U9)的输出端均连接所述第二时钟模
7.根据权利要求6所述的一种消除过冲电路,其特征在于,所述第六运算放大器(U6)的正输入端输入第二输出电压(Vout2),负输入端输入第四参考电压(Vrefa),输出端输出第一变频电压(Va);
8.根据权利要求7所述的一种消除过冲电路,其特征在于,所述第二时钟模块(Clock2)包括:第三mos管(M3),
9.根据权利要求8所述的一种消除过冲电路,其特征在于,所述第二时钟模块(Clock2)还包括:第一电压比较器(Ibias1),所述第一电压比较器(Ibias1)连接所述比较器(U10)的正输入端。
10.根据权利要求8所述的一种消除过冲电路,其特征在于,所述比较器(U10)的负输入端输入第三参考电压(Vref3)。
...【技术特征摘要】
1.一种消除过冲电路,其特征在于,包括:可变参考电压生成器、第一时钟模块和第一输入电源(vin1),
2.根据权利要求1所述的一种消除过冲电路,其特征在于,所述可变参考电压生成器包括:第三运算放大器(u3),
3.根据权利要求2所述的一种消除过冲电路,其特征在于,所述第三运算放大器(u3)的正输入端输入第一参考电压(vref1),所述第三运算放大器(u3)的输出端输出第二参考电压(vref2);
4.一种消除过冲电路,其特征在于,包括:第四运算放大器(u4)、vout判断模块和第二输入电源(vin2),
5.根据权利要求4所述的一种消除过冲电路,其特征在于,所述第四运算放大器(u4)的正输入端输入第三参考电压(vref3),
6.根据权利要求5所述的一种消除过冲电路,其特征在于,所述vout判断模块包括第六运算放大器(u6),第七运算放大器(u7)、第八运算放大器(u8)和第...
【专利技术属性】
技术研发人员:陈兵,赵江峰,田园农,
申请(专利权)人:深圳安森德半导体有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。