用于校准半导体装置的阻抗的基于定时的仲裁方法和设备制造方法及图纸

技术编号:40028635 阅读:21 留言:0更新日期:2024-01-16 17:53
本申请涉及用于校准半导体装置的阻抗的基于定时的仲裁方法和设备。实例系统包含电阻器和多个芯片。所述多个芯片中的每一个进一步包含耦合到所述电阻器的端子以及校准电路。所述校准电路至少部分地基于对于所述多个芯片中的对应的芯片唯一的定时信息确定所述电阻器是否是可供使用的。所述多个芯片中的每个芯片的所述定时信息具有所述多个芯片共用的固定持续时间。

【技术实现步骤摘要】

本申请涉及用于校准半导体装置的阻抗的基于定时的仲裁方法和设备


技术介绍

1、高数据可靠性、高速存储器存取和减小的芯片大小是半导体存储器所需的特征。近年来,已致力于进一步增大存储器存取的速度。

2、在用于半导体存储器装置的常规的外围电路中,举例来说,衬垫和数据输入/输出电路以跨越层的对应的方式布置。举例来说,半导体存储器装置可包含数据输入/输出电路。为了实现高速传输,应该控制数据输入/输出电路的阻抗。为了控制阻抗,可以耦合外部电阻,例如,zq电阻器。包含多个芯片的半导体存储器装置通常配备有一个外部zq电阻器。当两个或大于两个两个芯片同时请求使用zq电阻器时,通常使用仲裁器电路来确定哪个芯片应该存取zq电阻器。相应地,一个芯片可以存取zq电阻器,且后续芯片可在已完成针对这一个芯片的zq校准之后存取zq电阻器。

3、举例来说,仲裁器电路可依赖于基于电压的仲裁方案来确定哪个芯片,主芯片或从芯片已发布zq校准请求。在基于电压的仲裁方案中,由主芯片发布的zq校准请求可具有强下拉,而由从芯片发布的zq校准请求可具有弱下拉。因此,可以经由zq衬垫本文档来自技高网...

【技术保护点】

1.一种系统,其包括:

2.根据权利要求1所述的系统,其中所述多个芯片中的每个芯片的所述定时信息具有所述多个芯片共用的固定持续时间。

3.根据权利要求2所述的系统,其中所述多个芯片中的每个芯片的所述校准电路包括:

4.根据权利要求2所述的系统,其中所述多个芯片中的每个芯片的所述校准电路包括:

5.根据权利要求1所述的系统,其中所述多个芯片中的每个芯片中的所述校准电路包括仲裁器电路,且

6.根据权利要求1所述的系统,其中所述电阻器在所述多个芯片之间共享。

7.根据权利要求6所述的系统,其中所述驱动器电路是下拉电路。...

【技术特征摘要】

1.一种系统,其包括:

2.根据权利要求1所述的系统,其中所述多个芯片中的每个芯片的所述定时信息具有所述多个芯片共用的固定持续时间。

3.根据权利要求2所述的系统,其中所述多个芯片中的每个芯片的所述校准电路包括:

4.根据权利要求2所述的系统,其中所述多个芯片中的每个芯片的所述校准电路包括:

5.根据权利要求1所述的系统,其中所述多个芯片中的每个芯片中的所述校准电路包括仲裁器电路,且

6.根据权利要求1所述的系统,其中所述电阻器在所述多个芯片之间共享。

7.根据权利要求6所述的系统,其中所述驱动器电路是下拉电路。

8.根据权利要求6所述的系统,其中所述驱动器电路是上拉电路。

9.根据权利要求1所述的系统,其中所述多个芯片中的每个芯片的所述校准电路包括:

10.根据权利要求1所述的系统,其中所述多个芯片中的每个芯片的所述校准电路包括:

11.一种方法,其包括:

12.根据权利要求11所述的方法,其进一步包括基于所述定时信息上拉或下拉所述电压达所述持续时间;

13.根据权利要求11所述的方法,其中所述定时信息包括二进制代码,所述二进制代码被指派并用信号发送作为所述芯片唯一的定时模式。

14.根据权利要求13所述的方法,其中所述二进制代码选自具有预定数量的位的二进制代码的集合。

15.根据权利要求14所述的方法,其中经选择具有所述预定数量的位的所述二进制代码的集合中没有任何一者等于具有所述预定数量的位的预定的禁止的代码。

16.根据权利要求11所述的方法,其中至少部分地基于所述定时信息确定所述电阻器是否是可供使用的包括将所述端子处的所检测的电压与参考电压进行比较。

17.一种设备,其包括:

18.根据权利要求17所述的设备,其中所述校准电路包括:

19.根据权利要求17所述的设备,其中所述校准电路包括耦合到所述端子的驱动器电路,

20.根据权利要求17所述的设备,其中所述校准电路包括:

21.一种设备,其包括:

22.根据权利要求21所述的设备,其进一步包括校准控制电路,其耦合至所述驱动器电路,其中所述校准控制电路经配置以在所述电阻器可供用于所述校准操作时调节所述驱动器电路的阻抗。

23.根据权利要求21所述的设备,其中所述驱动器电路包括上拉电路和下拉电路。

24.根据权利要求23所述的设备,其中所述上拉电路包括在第一电源端子与节点之间并联耦合的第一多个晶体管,且所述下拉电路包括在第二电源端子与所述节点之间并联耦合的第二多个晶体管。

25.根据权利要求21所述的设备,其进一步包括比较器,其经配置以比较第一电压和参考电压并将比较器结果提供至所述仲裁器电路。

26.根据权利要求25所述的设备,其进一步包括参考电压产生器,其经配置以将所述参考电压提供至所述比较器。

27.根据权利要求25所述的设备,其进一步包括多路复用器,其中所述多路复用器经配置以将所述端子的所述电压或者中间电压作为所述第一电压提供至所述比较器。

28.根据权利要求27所述的设备,其中所述驱动器电路包括上拉电路和下拉电路,且所述中间电压为所述上拉电路和所述下拉电路之间的节点处的电压。

29.根据权利要求21所述的设备,其中仲裁器电路包括寄存器,且对所述芯片唯一的所述定时信息存储在所述寄存器中。

30.一种设备,其包括:

31.根据权利要求30所述的设备,其进一步包括:

32.根据权利要求31所述的设备,其中所述第一驱动器电路包括第一下拉电路,所述第二驱动器电路包括第二下拉电路,且所述第三驱动器电路包括上拉电路。

33.根据权利要求30所述的设备,其进一步包括比较器,其经配置以比较第一电压和参考电压并将比较器结果提供至所述仲裁器电路。

34.根据权利要求33所述的设备,其进一步包括:

...

【专利技术属性】
技术研发人员:C·G·维杜威特J·约翰逊
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1