【技术实现步骤摘要】
一种动态芯片供电电路及方法
[0001]本专利技术涉及芯片领域,尤其涉及一种动态芯片供电电路及方法
。
技术介绍
[0002]在芯片自身的电源架构中,通常会使用线性稳压器,线性稳压器通过在稳压管和三极管之间形成电压降落来实现电压稳定,它的优点是稳压精度高,噪声小
。
如附图5和6所示,芯片电源供应内部有一定的时序需求,例如当
DRV
输出时或者
VSENSE
感应到电源输入时,
V_OUT_1
需要微秒级别的上升时间达到阈值,此时使用
Q1
的线性调节模块满足时序要求
。
但此种架构存在功耗大的缺点,芯片电源电路供电效率极低,如果负载端为电池,则会大大降低电池的续航能力,进一步地,由于功耗较大,那么发热量也会更加严重,在硬件设计中需要额外散热设计或者增大
Q1
的封装来提升功率,增加硬件设计成本
。
技术实现思路
[0003]有鉴于此,本专利技术的目的在于提供一种动态芯片供电电路及方法,旨在能通过在满足启动时的上电时序的前提下,在正常启动后可以低功耗运行和减少发热,增加电池的续航能力
。
[0004]本专利技术解决上述技术问题所采用的技术方案如下:
[0005]本专利技术的第一方面提供一种动态芯片供电电路,包括:
[0006]输入电源切换模块,所述输入电源切换模块包括稳压管
D3
和三极管
Q6
,所述稳压管r/>D3
的负极与所述三极管
Q6
的基极连接,所述稳压管
D3
用于检测输入电源的电压是否达到稳定值,根据电压高低控制
Q6
的导通或截止,从而控制后续模块的工作状态;
[0007]线性稳压器,所述线性稳压器与所述输入电源切换模块连接,所述线性稳压器包括三极管
Q2
,所述三极管
Q2
的集电极与
PMOS
管
Q4
的漏极连接;
[0008]DCDC
模块电路,所述
DCDC
模块电路与所述输入电源切换模块连接
。
[0009]在一些实施例中,所述线性稳压器和所述
DCDC
模块电路与芯片
U3
连接
。
[0010]在一些实施例中,所述三极管
Q6
的发射极与所述
PMOS
管
Q4
的源极连接,所述三极管
Q2
的发射极与芯片
U3
的电源输入引脚连接
。
[0011]在一些实施例中,所述稳压管
D3
的负极与三极管
Q8
的基极连接,所述三极管
Q8
的发射极与接地端连接,所述三极管
Q8
的集电极与电阻
R14
的第一端和
PMOS
管
Q7
的栅极连接,所述电阻
R14
的第二端与电阻
R10
的第一端和所述
PMOS
管
Q7
的源极连接,所述
PMOS
管
Q7
的漏极与电阻
R5
的第一端连接,所述电阻
R5
的第二端与电阻
R12
的第二端和三极管
Q5
的基极连接,所述三极管
Q5
的发射极与所述电阻
R12
的第二端和接地端连接,所述三极管
Q5
的集电极与电阻
R6
的第一端连接,所述电阻
R6
的第二端与
PMOS
管
Q3
的栅极连接,所述
PMOS
管
Q3
的漏极与所述
DCDC
模块电路的输入端连接,所述
DCDC
模块电路的输出端与所述芯片
U3
的电源输入引脚连接
。
[0012]在一些实施例中,所述所述
PMOS
管
Q7
的漏极与电阻
R13
的第一端连接,所述电阻
R13
的第二端与所述
DCDC
模块电路的使能端和稳压管
D6
的负极连接,所述稳压管
D6
的正极与接地端连接
。
[0013]在一些实施例中,所述
DCDC
模块电路的输出端与肖特基二极管
D5
的正极连接,所述肖特基二极管
D5
的负极与所述芯片
U3
的电源输入引脚连接,所述三极管
Q2
的发射极与肖特基二极管
D4
的正极连接,所述肖特基二极管
D4
的负极与所述芯片
U3
的电源输入引脚连接
。
[0014]在一些实施例中,所述芯片
U3
的线性稳压器调节引脚与电阻
R10
的第一端连接,所述电阻
R10
的第二端与所述三极管
Q2
的基极连接,所述芯片
U3
的电源输入检测引脚与电源输入端和电阻
R8
的第一端连接,所述电阻
R8
的第二端与电阻
R4
的第一端和电阻
R6
的第二端连接,所述电阻
R4
的第二端与所述电阻
R8
的第一段和所述
PMOS
管
Q3
的源极连接
。
[0015]在一些实施例中,所述电阻
R8
的第二端与电阻
R9
的第一端
、
三极管
Q6
的发射极和所述
PMOS
管
Q4
的源极连接,所述电阻
R9
的第二端与电阻
R7
的第一端
、
所述三极管
Q6
的集电极和所述
PMOS
管
Q4
的栅极连接,所述电阻
R7
的第二端与接地端和电阻
R11
的第一端连接,所述电阻
R11
的第二端与所述稳压管
D3
的正极和所述三极管
Q8
的基极连接
。
[0016]本申请还提供一种动态芯片供电方法,包括以下步骤:
[0017]当输入电压低于稳压值时,线性稳压器导通,由线性稳压器输出电压为芯片供电;
[0018]当输入电压高于稳压值时,
DCDC
模块电路导通,由
DCDC
模块电路输出电压为芯片供本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.
一种动态芯片供电电路,其特征在于,包括:输入电源切换模块,所述输入电源切换模块包括稳压管
D3
和三极管
Q6
,所述稳压管
D3
的负极与所述三极管
Q6
的基极连接,所述稳压管
D3
用于检测输入电源的电压是否达到稳定值,根据电压高低控制
Q6
的导通或截止,从而控制后续模块的工作状态;线性稳压器,所述线性稳压器与所述输入电源切换模块连接,所述线性稳压器包括三极管
Q2
,所述三极管
Q2
的集电极与
PMOS
管
Q4
的漏极连接;
DCDC
模块电路,所述
DCDC
模块电路与所述输入电源切换模块连接
。2.
根据权利要求1所述的一种动态芯片供电电路,其特征在于,所述线性稳压器和所述
DCDC
模块电路与芯片
U3
连接
。3.
根据权利要求2所述的一种动态芯片供电电路,其特征在于,所述三极管
Q6
的发射极与所述
PMOS
管
Q4
的源极连接,所述三极管
Q2
的发射极与芯片
U3
的电源输入引脚连接
。4.
根据权利要求3所述的一种动态芯片供电电路,其特征在于,所述稳压管
D3
的负极与三极管
Q8
的基极连接,所述三极管
Q8
的发射极与接地端连接,所述三极管
Q8
的集电极与电阻
R14
的第一端和
PMOS
管
Q7
的栅极连接,所述电阻
R14
的第二端与电阻
R10
的第一端和所述
PMOS
管
Q7
的源极连接,所述
PMOS
管
Q7
的漏极与电阻
R5
的第一端连接,所述电阻
R5
的第二端与电阻
R12
的第二端和三极管
Q5
的基极连接,所述三极管
Q5
的发射极与所述电阻
R12
的第二端和接地端连接,所述三极管
Q5
的集电极与电阻
R6
的第一端连接,所述电阻
R6
的第二端与
PMOS
管
Q3
的栅极连接,所述
PMOS
管
Q3
的漏极与所述
DCDC
模块电路的输入端连接,所述
DCDC
模块电路的输出端与所述芯片
U3
的电源输入引脚连接
。5.
根据权利要求4所述的一种动态芯片供电电路,其特征在于,所述所述
PMOS
管
Q7
的漏极与电阻
R13
【专利技术属性】
技术研发人员:田振,杨国庆,李卫东,
申请(专利权)人:深圳市今朝时代股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。