一种实现毫米波频率拓展的电路制造技术

技术编号:39671360 阅读:7 留言:0更新日期:2023-12-11 18:36
本发明专利技术公开了一种实现毫米波频率拓展的电路,包括用于产生低频本振信号的第一锁相模块

【技术实现步骤摘要】
一种实现毫米波频率拓展的电路


[0001]本专利技术属于毫米波通信系统
,具体地说,是涉及一种实现毫米波频率拓展的电路


技术介绍

[0002]频率实现技术是各类雷达

收发信机

通信系统

电子对抗系统的核心技术,其工作频率

频率步进

跳频时间

相位噪声等指标直接决定了各类通信系统的性能;根据合成方法的不同,频率合成器主要可分为直接频率合成
(DS)、
锁相频率合成
(PLL)、
直接数字频率合成
(DDS)
三种,性能上各有优缺点,相互之间可以实现很好的补充

[0003]直接频率合成的输出频率切换速度快,噪声低;但是电路结构复杂

体积大

成本高

调试困难等,并且直接频率合成技术采用了大量的频率变换器件,引入了很多非线性杂散,因此,难以实现良好的杂散指标
。DDS
技术利用数字方式累加相位,再以相位和查询正弦函数表得到正弦波的离散数字序列,最后经
D/A
变换形成模拟正弦波

锁相频率合成器利用反馈原理,由于环路的作用,相位噪声

杂散水平都可以做的很好,适合于对频率切换速度不高而对相位噪声和杂散要求比较高的应用场合
。DDS
频率合成技术具有超高的捷变速度
(&;lt;0.1ns)
,超细的分辨率
(
可达
1Hz)
,以及相位的连续性,可以输出宽带的正交信号,容易实现线性调频和其它各种频率

相位

幅度调制,输出频率的稳定度及相位噪声等指标与系统时钟相当,全数字化便于单片集成


DDS
也有其固有的不足之处,那就是输出频率带宽小和杂散指标不太高

近年来不少学者对抑制
DDS
输出频谱中的杂散进行了研究,相继提出了抖动注入
、ROM
存储压缩

平衡
DAC
结构等杂散抑制的方法,使
DDS
的输出杂散得到了一定程度的改善,但
DDS
信号仍无法实现高频信号输出,尤其是在毫米
,该方式很难直接应用

[0004]近年来,随着雷达及各类通信系统的工作频率越来越高,越来越多的整机系统希望能够利用
DDS
的快速调制的优点,通过
DDS
产生频率低但覆盖各类信号样式的信号,然后通过各类频率变换的方式将该信号叠加到需要的输出频段中去,且要求输出信号的高信号质量,由于输入信号与输出信号在工作频率

频率步进

相位噪声

杂散等方面的性能有很大差别,因此对于频率拓展的方法提出了很大的挑战


技术实现思路

[0005]本专利技术的目的在于提供一种实现毫米波频率拓展的电路,使获得的毫米波具有工作频率高

相位噪声低

杂散性能高的特点

[0006]为实现上述目的,本专利技术采用的技术方案如下:
[0007]一种实现毫米波频率拓展的电路,包括用于产生低频本振信号的第一锁相模块,用于将输入的
DDS
信号与第一锁相模块产生的低频本振信号进行混频的第一混频模块,用于产生
L
波段本振信号的第二锁相模块,用于将第一混频模块输出的混频信号与第二锁相模块产生的
L
波段本振信号进行混频的第二混频模块,用于产生
Ku
波段本振信号的第三锁
相模块,用于将第二混频模块输出的混频信号与第三锁相模块产生的
Ku
波段本振信号进行混频的第三混频模块,以及用于将第三混频模块输出的信号的频率拓展到
Ka
波段的倍频模块

[0008]进一步地,在本专利技术中,所述第一锁相模块和第二锁相模块的电路拓扑结构相同,均包括第一锁相环和第一放大器,所述第一锁相环包括依次连接的第一鉴相器

第一环路滤波器和第一压控振荡器,其中,第一压控振荡器的反馈输出端还与第一鉴相器相连,第一压控振荡器的另一输出端与第一放大器相连;参考信号经内部分频后产生鉴相频率
f
PD
,第一压控振荡器经分频后与参考信号产生的鉴相频率进行鉴相,鉴相后产生与两个信号相位差成正比的电压信号,该信号经第一环路滤波器进行环路滤波,实现电压信号的放大和低通滤波,产生高纯度电压信号,该电压进入第一压控振荡器的压控端控制第一压控振荡器产生相应的频率,该信号再进入鉴相器实现负反馈,重复进行分频

鉴相的过程,最终实现锁定,经锁定后参考信号与
L
波段本振信号有固定的相位差且实现相应的第一锁相模块的频谱搬移

[0009]进一步地,在本专利技术中,所述第三锁相模块采用两个锁相环实现环内混频后经第三放大器输出,两个锁相环记为第二锁相环和第三锁相环,所述第二锁相环的电路拓扑结构与第一锁相模块

第二锁相模块中的第一锁相环相同,包括依次连接的第二鉴相器

第二环路滤波器和第二压控振荡器,其中,第二压控振荡器的反馈输出端还与第二鉴相器相连,第二压控振荡器的另一输出端与第三锁相环相连;所述第三锁相环包括依次连接的第三鉴相器

第三环路滤波器

第三压控振荡器及连接于第三鉴相器和第三压控振荡器之间的第一混频器;其中,第二锁相环中的第二压控振荡器的一个输出端与第一混频器相连;第三压控振荡器的输出端与第三放大器相连
。。
[0010]进一步地,在本专利技术中,所述第一混频模块

第二混频模块

第三混频模块的电路拓扑结构相同,均包括依次连接的第二混频器

第一滤波器和第二放大器;
[0011]其中,第一混频模块中的第二混频器与第一锁相模块中的第一放大器相连,第一混频模块中的第二放大器与第二混频模块中的第二混频器相连;
[0012]第二混频模块中的第二混频器与第二锁相模块中的第一放大器相连,第二混频模块中的第二放大器与第三混频模块中的第二混频器相连;
[0013]第三混频模块中的第二混频器与第三锁相模块中的第一放大器相连,第三混频模块中的第二放大器与倍频模块相连

[0014]进一步地,在本专利技术中,所述倍频模块由倍频器和第二滤波器组成;其中,所述倍频器的输入端与第三混频模块中的第二放大器的输出端相连,所述第二滤波器的输出端输出拓展后的毫米波

[0015]与现有技术相比,本专利技术具有以下有益效果:本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种实现毫米波频率拓展的电路,其特征在于,包括用于产生低频本振信号的第一锁相模块,用于将输入的
DDS
信号与第一锁相模块产生的低频本振信号进行混频的第一混频模块,用于产生
L
波段本振信号的第二锁相模块,用于将第一混频模块输出的混频信号与第二锁相模块产生的
L
波段本振信号进行混频的第二混频模块,用于产生
Ku
波段本振信号的第三锁相模块,用于将第二混频模块输出的混频信号与第三锁相模块产生的
Ku
波段本振信号进行混频的第三混频模块,以及用于将第三混频模块输出的信号的频率拓展到
Ka
波段的倍频模块
。2.
根据权利要求1所述的一种实现毫米波频率拓展的电路,其特征在于,所述第一锁相模块和第二锁相模块的电路拓扑结构相同,均包括第一锁相环和第一放大器,所述第一锁相环包括依次连接的第一鉴相器

第一环路滤波器和第一压控振荡器,其中,第一压控振荡器的反馈输出端还与第一鉴相器相连,第一压控振荡器的另一输出端与第一放大器相连;参考信号经内部分频后产生鉴相频率
f
PD
,第一压控振荡器经分频后与参考信号产生的鉴相频率进行鉴相,鉴相后产生与两个信号相位差成正比的电压信号,该信号经第一环路滤波器进行环路滤波,实现电压信号的放大和低通滤波,产生高纯度电压信号,该电压进入第一压控振荡器的压控端控制第一压控振荡器产生相应的频率,该信号再进入鉴相器实现负反馈,重复进行分频

鉴相的过程,最终实现锁定,经锁定后参考信号与
L
波段本振信号有固定的相位差且实现相应的第一锁相模块的频谱搬移
。3.
根据权利要求...

【专利技术属性】
技术研发人员:杨秀强孙科辜霄杨先国吴昊廖志雄朱登玮伊雅新杨睿天
申请(专利权)人:成都西科微波通讯有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1