【技术实现步骤摘要】
存储器装置交叉矩阵奇偶校验
[0001]本公开大体来说涉及存储器装置交叉矩阵奇偶校验。
技术介绍
[0002]存储器装置通常经提供作为计算机或其它电子装置中的内部半导体集成电路。存在许多不同类型的存储器,包含易失性及非易失性存储器。易失性存储器可需要电力来维持其数据且包含随机存取存储器(RAM)、DRAM及同步动态随机存取存储器(SDRAM)以及其它存储器。非易失性存储器可通过在未供电时留存所存储数据而提供永久数据,且可包含NAND快闪存储器、NOR快闪存储器、只读存储器(ROM)、电可擦除可编程ROM(EEPROM)、可擦除可编程ROM(EPROM)及电阻可变存储器,例如相变随机存取存储器(PCRAM)、电阻式随机存取存储器(RRAM)及磁阻式随机存取存储器(MRAM)以及其它存储器。
[0003]存储器也用作易失性及非易失性数据存储装置而用于宽广范围的电子应用。举例来说,非易失性存储器可用于个人计算机、便携式存储条、数码相机、蜂窝式电话、例如MP3播放器等便携式音乐播放器、电影播放器及其它电子装置中。存储器单元可 ...
【技术保护点】
【技术特征摘要】
1.一种使用交叉矩阵奇偶校验的存储器装置,其包括:存储器胞元阵列(130、219);控制电路系统(140),其耦合到所述阵列,其中所述控制电路系统经配置以:将第一多个奇偶校验数据集写入到所述阵列中的存储器胞元(203),所述第一多个奇偶校验数据集各自保护存储在所述阵列的存储器胞元行中的数据;将第二多个奇偶校验数据集写入到所述阵列中的存储器胞元,所述第二多个奇偶校验数据集各自保护存储在所述阵列的存储器胞元列中的数据;将所述第一多个奇偶校验集及所述第二多个奇偶校验集发送到处理器;基于所述第一多个奇偶校验集及所述第二多个奇偶校验集接收来自所述处理器的纠错资料,其中所述纠错数据指示数据群集,所述数据群集包含阈值错误数量;及对所述数据群集执行纠错操作。2.根据权利要求1所述的存储器装置,其中所述控制电路系统经配置以使用里德
‑
所罗门纠错操作来执行所述纠错操作。3.根据权利要求1所述的存储器装置,其中所述数据群集是存储在耦合到存取线(204)的存储器胞元行中的数据的部分。4.根据权利要求1所述的存储器装置,其中所述数据群集是耦合到存取线(204)的存储器胞元行。5.根据权利要求1所述的存储器装置,其中使用所述第一多个奇偶校验数据集来确定所述阵列的存储器胞元行包含超过阈值错误数目的多个错误。6.根据权利要求1到5中任一项所述的存储器装置,其中使用所述第二多个奇偶校验数据集来确定所述阵列的存储器胞元行是否包含超过阈值错误数目的多个错误。7.根据权利要求1到5中任一项所述的存储器装置,其中所述控制电路系统进一步经配置以:确定所述第一多个奇偶校验数据集;及从处理器(102)接收所述第二多个奇偶校验数据集。8.根据权利要求1到5中任一项所述的存储器装置,其中所述控制电路系统进一步经配置以确定所述第一多个奇偶校验数据集及所述第二多个奇偶校验数据集。9.根据权利要求1到5中任一项所述的存储器装置,其中所述控制电路系统经配置以独立于从所述存储器内的ECC组件(115)接收指示哪些数据待修复的数据,执行所述修复操作。10.一种将存储器装置用于交叉矩阵奇偶校验的方法,其包括:将:第一奇偶校验数据集写入到存储器胞元的耦合到阵列的存取线(204)的第一部分,以保护存储器胞元的耦合到所述存取线的第二部分中的数据;及第二奇偶校验数据集写入到存储器胞元的耦合到所述阵列的感测线(205)的第一部分,以保护存储器胞元的耦合到所述感测线的第二部分中的数据,其中从处理器接收所述第二奇偶校验数据集;将所述第一奇偶校验数据集及所述第二奇偶校...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。