嵌套式Δ-Σ模数转换系统及方法技术方案

技术编号:37863807 阅读:13 留言:0更新日期:2023-06-15 20:53
一种嵌套式Δ

【技术实现步骤摘要】
嵌套式
Δ

Σ
模数转换系统及方法


[0001]本专利技术涉及的是一种信号处理领域的技术,具体是一种嵌套式Δ

Σ模数转换系统及方法。

技术介绍

[0002]现有缩放式Δ

Σ模数转换技术通过一个粗量化器预先量化模拟输入信号,使得模拟Δ

Σ环路只需要处理一小部分模拟信号,从而降低Δ

Σ环路的设计难度。然而,缩放式Δ

Σ模数转换器存在杂散泄露和粗

细量化电平失配问题,限制Δ

Σ模数转换器的精度,即:细量化Δ

Σ模数转换器的信号传递函数不等于1,最终输出结果受该函数影响而存在泄露问题,输出信号的频谱存在杂散,限制模数转换器的精度;粗量化与细量化模数转换器输出均通过数模转换器反馈至模数转换器的输入端,粗量化产生的最高有效位(MSB)与细量化产生的最低有效位(LSB)电平上的失配会导致细量化Δ

Σ模数转换器内部信号摆幅增加,恶化模数转换器的性能。

技术实现思路

[0003]本专利技术针对现有技术存在的上述不足,提出一种嵌套式Δ

Σ模数转换系统及方法,通过嵌套式的外部的数模外部混合Δ

Σ环路动态调整内部模拟Δ

Σ环路的信号摆幅,从而可以降低内部模拟Δ

Σ环路的设计难度,显著提高能效与精度。
[0004]本专利技术是通过以下技术方案实现的:
[0005]本专利技术涉及一种嵌套式Δ

Σ模数转换系统,包括:依次相连的模拟滤波器、模拟比较器与第一反馈数模转换器(DAC)、设置于第一反馈数模转换器前的第二反馈数模转换器和设置于模拟比较器输出端的数字滤波器和MSB量化器,其中:第一反馈数模转换器的输入端与模拟比较器的输出端相连,模拟滤波器、模拟比较器和第一反馈数模转换器构成内部模拟Δ

Σ环路,第二反馈数模转换器的输入端与MSB量化器的输出端相连,第二反馈数模转换器的输出端与第一反馈数模转换器的输出端以及模拟滤波器的输入端相连,第二反馈数模转换器、内部模拟Δ

Σ环路、数字滤波器和MSB量化器构成外部混合Δ

Σ环路。技术效果
[0006]本专利技术通过嵌套架构显著降低模拟Δ

Σ环路内部的信号摆幅,提高模数转换器的能效;没有杂散泄露和电平失配问题,具备高精度的特点;除模拟Δ

Σ环路外,其它电路均为数字电路,具有高的数字电路亲和力与设计灵活度。
附图说明
[0007]图1为本专利技术系统示意图;
[0008]图2为低延时MSB量化实现方法示意图;
[0009]图3为无迟滞比较的三态比较器输入

输出传输特性示意图;
[0010]图4为基于迟滞比较的MSB量化方法示意图;
[0011]图5为缩放型与嵌套型Δ

Σ模数转换器的频谱对比示意图;
[0012]图6为有/无迟滞比较的频谱对比示意图。
具体实施方式
[0013]如图1所示,为本实施例涉及一种嵌套式Δ

Σ模数转换系统,包括:依次相连的模拟滤波器、模拟比较器与第一反馈数模转换器、设置于第一反馈数模转换器DAC

LSB前的第二反馈数模转换器DAC

MSB和设置于模拟比较器输出端的数字滤波器和MSB量化器,其中:第一反馈数模转换器的输入端与模拟比较器的输出端相连,模拟滤波器、模拟比较器和第一反馈数模转换器构成内部模拟Δ

Σ环路,第二反馈数模转换器的输入端与MSB量化器的输出端相连,第二反馈数模转换器输出的外部混合Δ

Σ环路的输出信号Y对应的模拟量Y
A
与输入信号IN的差值进一步与第一反馈数模转换器的输出的差值作为模拟滤波器的输入,第二反馈数模转换器、内部模拟Δ

Σ环路、数字滤波器和MSB量化器构成外部混合Δ

Σ环路。
[0014]如图2所示,所述的数字滤波器包括:先进先出存储器(FIFO)与计数器。
[0015]如图2所示,所述的MSB量化器包括:三态数字比较器与加减

累加器。
[0016]如图3所示,所述的三态数字比较器的工作状态包括:当三态数字比较器的输入D,大于比较阈值D
H
时,三态数字比较器输出+1;当三态数字比较器的输入D,小于比较阈值D
L
时,三态数字比较器输出

1;当三态数字比较器的输入D,介于D
L
和D
H
之间时,三态比较器不产生输出结果。
[0017]所述的内部模拟Δ

Σ环路对输入的差值IN

Y
A
量化后输出信号V=STF*(IN

Y
A
),其中STF为内部模拟Δ

Σ环路的信号传递函数;由于数字滤波器的高增益特点,数字滤波器的输入端,即内部模拟Δ

Σ环路的输出端为虚地端,内部模拟Δ

Σ环路的输出信号V仅有
‘0’

‘1’
两种状态的信号,当输出信号V偏离均值1/2时,MSB量化器将检测到该偏差,具体为:当输出信号V的均值高于D
H
/低于D
L
时,MSB量化器会增加/减小Y
A
以减小/增加(IN

Y
A
),以迫使V的均值回到1/2;仅当输出信号V的均值变化足够大并超出(D
L
,D
H
)的范围时,才可能导致MSB量化器的输出产生变化,其中:D
H
与D
L
分别为MSB量化器的三态比较器的高、低阈值。
[0018]因此MSB量化器只针对MSB进行量化,在整个嵌套式Δ

Σ模数转换器中,内部模拟Δ

Σ环路量化并反馈LSB,外部混合Δ

Σ环路负责量化并反馈MSB。
[0019]所述的外部混合Δ

Σ环路的输出信号其中:IN为嵌套式Δ

Σ模数转换系统的输入,即外部混合Δ

Σ环路的输入模拟信号,V为内部模拟Δ

Σ环路的输出信号,LPF
DIG
为数字滤波器的传递函数,E
Y
为MSB量化过程中的量化噪声,E
Q
为内部模拟Δ

Σ环路的量化噪声,NTF为内部模拟Δ

Σ环路的噪声传递函数,STF为内部模拟Δ

...

【技术保护点】

【技术特征摘要】
1.一种嵌套式Δ

Σ模数转换系统,其特征在于,包括:依次相连的模拟滤波器、模拟比较器与第一反馈数模转换器、设置于第一反馈数模转换器前的第二反馈数模转换器和设置于模拟比较器输出端的数字滤波器和MSB量化器,其中:第一反馈数模转换器的输入端与模拟比较器的输出端相连,模拟滤波器、模拟比较器和第一反馈数模转换器构成内部模拟Δ

Σ环路,第二反馈数模转换器的输入端与MSB量化器的输出端相连,第二反馈数模转换器的输出端与第一反馈数模转换器的输出端以及模拟滤波器的输入端相连,第二反馈数模转换器、内部模拟Δ

Σ环路、数字滤波器和MSB量化器构成外部混合Δ

Σ环路。2.根据权利要求1所述的嵌套式Δ

Σ模数转换系统,其特征是,所述的MSB量化器包括:三态数字比较器与加减

累加器。3.根据权利要求2所述的嵌套式Δ

Σ模数转换系统,其特征是,所述的三态数字比较器的工作状态包括:当三态数字比较器的输入D,大于比较阈值D
H
时,三态数字比较器输出+1;当三态数字比较器的输入D,小于比较阈值D
L
时,三态数字比较器输出

1;当三态数字比较器的输入D,介于D
L
和D
H
之间时,三态比较器不产生输出结果。4.根据权利要求1所述的嵌套式Δ

Σ模数转换系统,其特征是,所述的内部模拟Δ

Σ环路对输入的差值IN

Y
A
量化后输出信号V=STF*(IN

Y
A
),其中STF为内部模拟Δ

Σ环路的信号传递函数;由于数字滤波器的高增益特点,数字滤波器的输入端,即内部模拟Δ

Σ环路的输出端为虚地端,内部模拟Δ

Σ环路的输出信号V仅有
‘0’

‘1’
两种状态的信号,当输出信号V偏离均值1/2时,MSB量化器将检测到该偏差,具体为:当输出信号V的均值高于D
H
/低于D
L
时,MSB量化器会增加/减小Y
A
以减小/增加(IN

Y
A
),以迫使V的均值回到1/2;仅当输出信号V的均值变化足够大并超出(D
L
,D
H
)的范围时,才可能导致MSB量化器的输出产生变化,其中:D
H
与D
L
分别为MSB量化器的三态比较器的高、低阈值。5.根据权利要求1或4所述的嵌套式Δ

Σ模数转换系统,其特征是,所述的外部混合Δ

Σ环路的输出信号其中:IN为嵌套式Δ

Σ模数转换系统的输入,即外部混合Δ

Σ环路的输入模拟信号,V为内部模拟Δ

Σ环路的输出信号,L...

【专利技术属性】
技术研发人员:过悦康金晶刘晓鸣周健军
申请(专利权)人:上海交通大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1