【技术实现步骤摘要】
包含共享驱动器栅极的字线驱动器电路系统及相关方法、装置和系统
[0001]优先权主张
[0002]本申请主张2021年12月7日申请的标题为“包含共享驱动器栅极的字线驱动器电路系统及相关方法、装置和系统(WORD LINE DRIVER CIRCUITRY INCLUDING SHARED GATES,AND ASSOCIATED METHODS,DEVICES,AND SYSTEMS)”的第17/544,219号美国专利申请的申请日的权益,所述美国专利申请的公开内容特此以全文引用的方式并入本文中。
[0003]本公开的实施例涉及字线驱动器。更具体地说,各种实施例涉及包含共享驱动器栅极的字线驱动器电路系统、字线驱动器布局及相关方法、装置和系统。
技术介绍
[0004]通常将存储器装置提供为计算机或其它电子系统中的内部半导体集成电路。存在许多不同类型的存储器,包含例如随机存取存储器(RAM)、只读存储器(ROM)、动态随机存取存储器(DRAM)、同步动态随机存取存储器(SDRAM)、电阻式随机存取存储器(RRA ...
【技术保护点】
【技术特征摘要】
1.一种装置,其包括:数个字线驱动器,所述数个字线驱动器中的每一字线驱动器包含第一晶体管和第二晶体管;数个第一驱动器栅极,每一字线驱动器的所述第一晶体管具有耦合到所述数个第一驱动器栅极的专用第一驱动器栅极的栅极;及第二驱动器栅极,其耦合到所述数个字线驱动器中的每一者的每一第二晶体管的栅极。2.根据权利要求1所述的装置,其中每一字线驱动器经配置以响应于经由所述专用第一驱动器栅极接收到信号,将相关联字线耦合到相关联主字线。3.根据权利要求1所述的装置,其中所述数个字线驱动器经配置以使得响应于经由所述第二驱动器栅极接收到信号,与所述数个字线驱动器相关联的数个字线耦合在一起。4.根据权利要求1所述的装置,其中所述数个字线驱动器中的每一者的所述第二晶体管经配置以响应于经由所述第二驱动器栅极接收到信号,将相关联字线耦合到公共负字线电压。5.根据权利要求1所述的装置,其中所述数个字线驱动器经配置以使得响应于经由所述第二驱动器栅极接收到信号,与所述数个字线驱动器相关联的数个字线耦合在一起且耦合到公共电压源。6.根据权利要求1所述的装置,其中对于每一字线驱动器:所述第一晶体管的第一端子耦合到相关联主字线;所述第一晶体管的第二端子耦合到相关联字线;所述第二晶体管的第一端子耦合到所述相关联字线;且所述第二晶体管的第二端子耦合到与另一字线驱动器或负字线电压源相关联的字线。7.一种装置,其包括:数个字线;及字线驱动器链,所述字线驱动器链中的每一字线驱动器耦合到所述数个字线中的相关联字线,所述字线驱动器链中的每一字线驱动器经配置以:经由第一晶体管将所述相关联字线耦合到相关联主字线;及经由第二晶体管将所述相关联字线耦合到公共负字线电压源。8.根据权利要求7所述的装置,其中所述字线驱动器链中的每一字线驱动器的所述第二晶体管经配置以将所述相关联字线耦合到所述公共负字线电压源或与所述字线驱动器链中的另一字线驱动器相关联的字线中的至少一者。9.根据权利要求7所述的装置,其进一步包括:数个第一驱动器栅极,其中每一字线驱动器的所述第一晶体管的栅极耦合到数个驱动器信号的专用第一驱动器栅极;及第二驱动器栅极,其中每一字线驱动器的所述第二晶体管的栅极耦合到所述第二驱动器栅极。10.根据权利要求7所述的装置,其进一步包括:第二数个字线;及第二字线驱动器链,所述第二字线驱动器链中的每一字线驱动器耦合到所述第二数个
字线中的相关联字线,所述第二字线驱动器链中的每一字线驱动器经配置以:经由第一晶体管将所述相关联字线耦合到相关联主字线;及经由第二晶体管将所述相关联字线耦合到第二公共负字线电压源,在所述公共负字线电压源处的电压基本上等于在所述第二公共负字线电压源处的电压。11.根据权利要求7所述的装置,其中所述字线驱动器链包含经配置以驱动偶数编号的字线的至少一个字线驱动器和经配置以驱动奇数编号的字线的至少一个字线驱动器。12.一种操作存储器装置的方法,其包括:在第一模式期间,经由第一驱动器栅极将第一驱动器信号传送到数个字线驱动器中的字线驱动器;在第二模式期间,经由第二驱动器栅极将第二驱动器信号传送到所述数个字线驱动器中的每一者;及响应于所述第二驱动器信号,将与所述数个字线驱动器相关联的数个字线耦合在一起且耦合到公共电压源。13.根据权利要求12所述的方法,其进一步包括在所述第一模式...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。