输出级电路、芯片和电子设备制造技术

技术编号:37763916 阅读:10 留言:0更新日期:2023-06-06 13:21
本发明专利技术公开了一种输出级电路、芯片和电子设备,输出级电路具有接收输入信号的输入端以及提供输出信号的输出端,包括:反相器,第一端接收所述输入信号;第二晶体管,控制端接所述反相器的第二端,第二端接地;上拉电阻,第一端接内部电源,第二端与所述第二晶体管的第一端连接于输出节点;滤波模块,第一端连接于输出节点,第二端接所述输出端,用于接收所述输出节点的电平信号并对其滤波后提供所述输出信号,其中,所述滤波模块包括串联于所述输出节点与所述输出端的第一电阻,所述第一电阻的阻值恒定,该电路既可以实现较好的EMI滤波效果,又可以有效抑制输出信号的过冲负冲。又可以有效抑制输出信号的过冲负冲。又可以有效抑制输出信号的过冲负冲。

【技术实现步骤摘要】
输出级电路、芯片和电子设备


[0001]本专利技术涉及通信
,特别涉及一种输出级电路、芯片和电子设备。

技术介绍

[0002]通信电路主要用于数据的传输,包括输出级电路,输出级电路的主要作用是提升前级输入信号的驱动能力,并传递至输出端以驱动后级负载电路。输出级电路一般分为开漏输出电路(Open Drain)和推挽输出电路(Push Pull)两种结构,其中,推挽输出电路既可以输出低电平,也可以输出高电平,开漏输出电路只能输出低电平,如果要输出高电平则必须通过上拉电阻实现,因此,开漏输出电路仅在输入端为低电平时才有驱动能力,在输入端为高电平时就需要利用外部电路来提高驱动能力。
[0003]图1示出了根据现有技术的开漏输出电路的结构示意图,如图1所示开漏输出电路100包括反相器111、晶体管MN0,在输入信号Vin为低电平时,晶体管MN0导通,输出端通过晶体管MN0接地,提供低电平的输出信号Vout,在输入信号Vin为高电平时,晶体管MN0截止,输出端与接地端断开,此时如果需要输出高电平,需要外接上拉电阻R0,由外部电源VCC通过上拉电阻R0向输出端提供高电平的输出信号Vout,该电路虽然既可以输出高电平也可以输出低电平,但是在信号传输过程中会存在电磁干扰(EMI)现象,且在输入信号Vin的电平发生突变时,输出信号Vout也会存在过冲负冲问题。
[0004]因此,有待提出一种新的输出级电路以解决上述问题。

技术实现思路

[0005]鉴于上述问题,本专利技术的目的在于提供一种输出级电路、芯片和电子设备,从而既可以实现较好的EMI滤波效果,又可以有效抑制输出信号的过冲负冲。
[0006]根据本专利技术的一方面,提供一种输出级电路,应用于通信电路,所述输出级电路具有接收输入信号的输入端以及提供输出信号的输出端,包括:反相器,第一端接收所述输入信号;第二晶体管,控制端接所述反相器的第二端,第二端接地;上拉电阻,第一端接内部电源,第二端与所述第二晶体管的第一端连接于输出节点;滤波模块,第一端连接于所述输出节点,第二端接所述输出端,用于接收所述输出节点的电平信号并对其滤波后提供所述输出信号,其中,所述滤波模块包括串联于所述输出节点与所述输出端的第一电阻,所述第一电阻的阻值恒定。
[0007]可选地,所述滤波模块还包括:连接于所述输出端与接地端之间的寄生电容。
[0008]可选地,所述输出级电路包括:触发模块,第一端接收所述输入信号;第一晶体管,控制端与所述触发模块的第二端相连,第一端接内部电源,第二端接所述输出节点。
[0009]可选地,所述输出级电路设置为:在所述输入信号出现所述上升沿时触发所述触发模块开启预定时间输出低电平的第一驱动信号,导通所述第一晶体管以将所述输出节点的电压拉高使所述输出信号为高电平,以及在所述触发模块关闭后,所述第一驱动信号翻转为高电平,所述第一晶体管截止,所述输出信号通过所述上拉电阻保持高电平。
[0010]可选地,所述输出级电路还设置为:在所述输入信号由高电平翻转为低电平时,由所述反相器输出高电平的第二驱动信号控制所述第二晶体管导通,以拉低所述输出节点,使所述输出信号为低电平。
[0011]可选地,所述触发模块开启的预定时间小于所述输入信号保持高电平的时间。
[0012]可选地,所述滤波模块设置为在所述第一晶体管或者所述第二晶体管导通时结合所述第一晶体管或者所述第二晶体管导通时的等效阻抗共同实现滤波功能。
[0013]可选地,所述第一电阻的阻值与所述上拉电阻的阻值之比为1:1000。
[0014]根据本专利技术的另一方面,提供一种芯片,包括如上述所述的输出级电路。
[0015]根据本专利技术的另一方面,提供一种电子设备,包括如上述所述的输出级电路或者上述所述的芯片。
[0016]本专利技术提供的输出级电路、芯片和电子设备,输出级电路中的触发模块受输入信号上升沿的触发短暂开启,输出低电平的第一驱动信号导通第一晶体管,使输出信号为高电平,之后第一驱动信号翻转为高电平,第一晶体管截止,由内部电源通过上拉电阻保持输出信号的高电平,加快了输入信号为高电平时的数据传递速度,且无需外部电路驱动即可输出高电平的输出信号;将滤波电阻设置为恒定电阻与MOS工作时的等效阻抗相结合的方式,使得滤波电阻受MOS工作状态的影响较小,保证了输出级电路的EMI滤波效果,将恒定电阻串联在输出级电路的输出端还可以调整输出信号的上升沿和下降沿,有效改善了输出信号的过冲负冲现象。
附图说明
[0017]通过以下参照附图对本专利技术实施例的描述,本专利技术的上述以及其他目的、特征和优点将更为清楚,在附图中:
[0018]图1示出了根据现有技术的开漏输出电路的结构示意图;
[0019]图2示出了根据本专利技术实施例的输出级电路的结构示意图;
[0020]图3示出了根据本专利技术实施例的输出级电路的节点电压的时序图。
具体实施方式
[0021]以下将参照附图更详细地描述本专利技术的各种实施例。在各个附图中,相同的元件或者模块采用相同或类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。
[0022]应当理解,在以下的描述中,“电路”可包括单个或多个组合的硬件电路、可编程电路、状态机电路和/或能存储由可编程电路执行的指令的元件。当称元件或电路“连接到”另一元件或称元件或电路“连接在”两个节点之间时,它可以直接耦合或连接到另一元件或者可以存在中间元件,元件之间的连接可以是物理上的、逻辑上的,或者其结合。相反,当称元件“直接耦合到”或“直接连接到”另一元件时,意味着两者不存在中间元件。
[0023]同时,在本专利说明书及权利要求当中使用了某些词汇来指称特定的组件。本领域普通技术人员应当可理解,硬件制造商可能会用不同的名词来称呼同一个组件。本专利说明书及权利要求并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则。
[0024]此外,还需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或者操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其它变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个
……”
限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
[0025]在本申请中,MOS管(Metal

Oxide

Semiconductor Field

Effect Transistor,金属氧化物半导体场效应晶体管)包括第一端、第二端和控制端,在MOS管的导通状态,电流从第一端流至第二端。PMO本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种输出级电路,所述输出级电路具有接收输入信号的输入端以及提供输出信号的输出端,包括:反相器,第一端接收所述输入信号;第二晶体管,控制端接所述反相器的第二端,第二端接地;上拉电阻,第一端接内部电源,第二端与所述第二晶体管的第一端连接于输出节点;滤波模块,第一端连接于所述输出节点,第二端接所述输出端,用于接收所述输出节点的电平信号并对其滤波后提供所述输出信号,其中,所述滤波模块包括串联于所述输出节点与所述输出端的第一电阻,所述第一电阻的阻值恒定。2.根据权利要求1所述的输出级电路,其中,所述滤波模块还包括:连接于所述输出端与接地端之间的寄生电容。3.根据权利要求2所述的输出级电路,其中,所述输出级电路还包括:触发模块,第一端接收所述输入信号;第一晶体管,控制端与所述触发模块的第二端相连,第一端接所述内部电源,第二端接所述输出节点。4.根据权利要求3所述的输出级电路,其中,所述输出级电路设置为:在所述输入信号出现上升沿时触发所述触发模块开启预定时间输出低电平的第一驱动信号,导通所述第一晶体管以将所述输出节点的电压拉高...

【专利技术属性】
技术研发人员:张震
申请(专利权)人:圣邦微电子北京股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1