【技术实现步骤摘要】
本专利技术涉及通信领域,具体涉及一种控制相位同步的方法和装置以及实 现相位同步的系统。
技术介绍
在通信系统中,例如基站,实现精确的时钟相位同步能保证基站稳定运 行。现有技术中的基站采用基于可编程逻辑器件的数字时钟系统,可编程逻辑器件可以为现场可编程门阵列(FPGA, Field Programmable Gate Array)或 复杂可编程逻辑器件(CPLD, Complex Programmable Logic Device )。在数字 时钟系统外接参考源,如全球定位系统(GPS , Global Position System)的情 况下,通过同步装置对内部时钟信号进行相位同步,可以保证在当前时刻内 部时钟信号和外部时钟信号相位同步。而在数字时钟系统在受到外界环境影 响的情况下,可能导致内部时钟信号的相位偏离外部时钟信号的相位。现有技术提供了 一种解决方案,在数字时钟系统中增加了控制相位同步 的控制装置。控制装置判断内部时钟信号是否和外部时钟信号保持相位同步, 在相位不同步的情况下向同步装置下发相位同步命令,同步装置中的FPGA 将内部时钟信号相位同步到 ...
【技术保护点】
一种控制相位同步的方法,其特征在于,包括: 获取内部时钟信号的相位信息和外部时钟信号的相位信息; 判断内部时钟是否保持稳定,若保持稳定,则进一步判断内部时钟信号和外部时钟信号是否相位同步,若相位不同步,则下发相位同步命令。
【技术特征摘要】
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。