像素阵列基板制造技术

技术编号:36538291 阅读:12 留言:0更新日期:2023-02-01 16:29
本发明专利技术公开一种像素阵列基板,其包括栅极线、数据线、主动元件、像素电极、共用电极、触控信号线及导电图案。数据线与栅极线交错设置。主动元件具有第一端、第二端及控制端。主动元件的第一端电连接至数据线,且主动元件的控制端电连接至栅极线。像素电极电连接至主动元件的第二端。共用电极重叠于像素电极。触控信号线电连接于共用电极。导电图案设置于触控信号线旁,电性隔离于触控信号线,且用以与间隙物重叠。重叠。重叠。

【技术实现步骤摘要】
像素阵列基板


[0001]本专利技术涉及一种像素阵列基板。

技术介绍

[0002]显示器的应用日益广泛,举凡家用的视听娱乐、公共场合的信息显示看板、电竞用的显示器及可携式电子产品都可见其踪迹。近几年来,显示器大多兼具有触控功能。显示器的触控种类大致上可分为外挂(out

cell)式、晶胞上(on

cell)式及内嵌式(In

cell touch)。内嵌式触控(In

cell touch)技术具有易薄型化的优势,因此在近几年逐渐成为触控显示器的主流。然而,整合于显示器中的数据线及/或栅极线和用以供间隙物站立的导电图案易产生耦合效应,进而造成漏光问题。

技术实现思路

[0003]本专利技术提供一种像素阵列基板,性能佳。
[0004]本专利技术一实施例的像素阵列基板包括栅极线、数据线、主动(有源)元件、像素电极、共用电极、触控信号线及导电图案。数据线与栅极线交错设置。主动元件具有第一端、第二端及控制端。主动元件的第一端电连接至数据线,且主动元件的控制端电连接至栅极线。像素电极电连接至主动元件的第二端。共用电极重叠于像素电极。触控信号线电连接于共用电极。导电图案设置于触控信号线旁,电性隔离于触控信号线,且用以与间隙物重叠。数据线具有曲线段。在像素阵列基板的俯视图中,数据线的曲线段绕过导电图案且与导电图案隔开。
[0005]本专利技术一实施例的像素阵列基板包括栅极线、数据线、主动元件、像素电极、共用电极、触控信号线及导电图案。数据线与栅极线交错设置。主动元件具有第一端、第二端及控制端。主动元件的第一端电连接至数据线,且主动元件的控制端电连接至栅极线。像素电极电连接至主动元件的第二端。共用电极重叠于像素电极。触控信号线电连接于共用电极。导电图案设置于触控信号线旁,电性隔离于触控信号线,且用以与间隙物重叠。栅极线具有曲线段。在像素阵列基板的俯视图中,栅极线的曲线段绕过导电图案且与导电图案隔开。
[0006]本专利技术一实施例的像素阵列基板包括栅极线、数据线、主动元件、像素电极、共用电极、触控信号线及导电图案。数据线与栅极线交错设置。主动元件具有第一端、第二端及控制端。主动元件的第一端电连接至数据线,且主动元件的控制端电连接至栅极线。像素电极电连接至主动元件的第二端。共用电极重叠于像素电极。触控信号线电连接于共用电极。导电图案设置于触控信号线旁,电性隔离于触控信号线,且用以与间隙物重叠。导电图案具有多个主要部。在像素阵列基板的俯视图中,多个主要部位数据线与栅极线的至少一者的不同侧。
[0007]本专利技术一实施例的像素阵列基板包括栅极线、数据线、主动元件、像素电极、共用电极、触控信号线及导电图案。数据线与栅极线交错设置。主动元件具有第一端、第二端及控制端。主动元件的第一端电连接至数据线,且主动元件的控制端电连接至栅极线。像素电
极电连接至主动元件的第二端。共用电极重叠于像素电极。触控信号线电连接于共用电极。导电图案设置于触控信号线旁,电性隔离于触控信号线,且用以与间隙物重叠。导电图案电连接至像素电极。
附图说明
[0008]图1为本专利技术一实施例的像素阵列基板100的俯视示意图;
[0009]图2为本专利技术一实施例的显示面板10的剖面示意图;
[0010]图3为本专利技术另一实施例的像素阵列基板100A的俯视示意图;
[0011]图4为本专利技术又一实施例的像素阵列基板100B的俯视示意图;
[0012]图5为本专利技术再一实施例的像素阵列基板100C的俯视示意图;
[0013]图6为本专利技术一实施例的像素阵列基板100D的俯视示意图;
[0014]图7为本专利技术另一实施例的像素阵列基板100E的俯视示意图;
[0015]图8为本专利技术又一实施例的像素阵列基板100F的俯视示意图。
[0016]符号说明
[0017]10:显示面板
[0018]100、100A、100B、100C、100D、100E、100F:像素阵列基板110:基底
[0019]120:第一金属层
[0020]122、122A:栅极线
[0021]122a、142a、162a:曲线段
[0022]130:第一绝缘层
[0023]140:第二金属层
[0024]142、142B、142C、142D:数据线
[0025]142b、162b:折线段
[0026]150:第二绝缘层
[0027]160:第三金属层
[0028]162:触控信号线
[0029]164、164B、164D、164E、164F:导电图案164B

1、164B

2、164C

1、164C

2、164C

3、164C

4:主要部170:第一透明导电层
[0030]172:共用电极
[0031]182:第三绝缘层
[0032]184:第四绝缘层
[0033]190:第二透明导电层
[0034]192:像素电极
[0035]192a:狭缝
[0036]200:对向基板
[0037]300:显示介质
[0038]T:主动(有源)元件
[0039]Ta:第一端
[0040]Tb:第二端
[0041]Tc:控制端
[0042]PS:间隙物
[0043]I

I

:剖线
具体实施方式
[0044]现将详细地参考本专利技术的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同元件符号在附图和描述中用来表示相同或相似部分。
[0045]应当理解,当诸如层、膜、区域或基板的元件被称为在另一元件“上”或“连接到”另一元件时,其可以直接在另一元件上或与另一元件连接,或者中间元件可以也存在。相反,当元件被称为“直接在另一元件上”或“直接连接到”另一元件时,不存在中间元件。如本文所使用的,“连接”可以指物理及/或电连接。再者,“电连接”或“耦合”可以是二元件间存在其它元件。
[0046]本文使用的“约”、“近似”、或“实质上”包括所述值和在本领域普通技术人员确定的特定值的可接受的偏差范围内的平均值,考虑到所讨论的测量和与测量相关的误差的特定数量(即,测量系统的限制)。例如,“约”可以表示在所述值的一个或多个标准偏差内,或
±
30%、
±
20%、
±
10%、
±
5%内。再者,本文使用的“约”、“近似”或“实质上”可依光学性质、蚀刻性质或其它性质,来选择较可接受的偏差范围或标准偏差,而可不用一个标准偏差适用全部性质。
[0047]除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本专利技术所属领域的普通技本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素阵列基板,包括:栅极线;数据线,与该栅极线交错设置;主动元件,具有第一端、第二端及控制端,其中该主动元件的该第一端电连接至该数据线,且该主动元件的该控制端电连接至该栅极线;像素电极,电连接至该主动元件的该第二端;共用电极,重叠于该像素电极;触控信号线,电连接于该共用电极;以及导电图案,设置于该触控信号线旁,电性隔离于该触控信号线,且用以与间隙物重叠,其中该数据线具有曲线段;在该像素阵列基板的俯视图中,该数据线的该曲线段绕过该导电图案且与该导电图案隔开。2.如权利要求1所述的像素阵列基板,其中该触控信号线具有曲线段;在该像素阵列基板的俯视图中,该触控信号线的该曲线段及该数据线的该曲线段分别经由该导电图案的相对两侧绕过该导电图案。3.如权利要求1所述的像素阵列基板,其中该栅极线具有曲线段;在该像素阵列基板的俯视图中,该栅极线的该曲线段绕过该导电图案且与该导电图案隔开。4.如权利要求3所述的像素阵列基板,其中在该像素阵列基板的俯视图中,该栅极线的该曲线段与该数据线的曲线段部分地重叠。5.如权利要求1所述的像素阵列基板,其中该导电图案电连接至该像素电极。6.一种像素阵列基板,包括:栅极线;数据线,与该栅极线交错设置;主动元件,具有第一端、第二端及控制端,其中该主动元件的该第一端电连接至该数据线,且该主动元件的该控制端电连接至该栅极线;像素电极,电连接至该主动元件的该第二端;共用电极,重叠于该像素电极;触控信号线,电连接于该共用电极;以及导电图案,设置于该触控信号线旁,电性隔离于该触控信号线,且用以与间隙物重叠,其中该栅极线具有曲线段;在该像素阵列基板的俯视图中,该栅极线的该曲线段绕过该导电图案且与该导电图案隔开。7.如权利要求6所述的像素阵列基板,其中该触控信号线具有...

【专利技术属性】
技术研发人员:王洸富刘庭宇郭玉
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1