仿真错误添加电路制造技术

技术编号:3532637 阅读:170 留言:0更新日期:2012-04-11 18:40
一种仿真错误添加电路,用于向正交调制码元数据添加仿真错误,其中基于指定误比特率的一个值被装载给计数器11上的计数时钟信号,计数器11的载波信号使PN数据生成器21的输出存储在移位寄存器22中,当所存储的数据和计数器11的计数值一致时PN比较电路3的输出被识别为错误脉冲,一旦接收到错误脉冲,比特选择器40根据PN数据生成器41的输出,在基于一个误比特率的时间间隔上,在诸如PSK调制码元数据的正交调制数据中随机地选择待添加错误的比特,从正交调制数据选择的比特在比特反转电路5中被反转后输出,从而添加错误。(*该技术在2019年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】
一种仿真错误添加电路,其特征在于,向正交调制码元数据添加误比特。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:石原健一白石宪一新城壮一堀井昭浩
申请(专利权)人:株式会社建伍利达电子株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1