一种半导体的封装方法及封装结构技术

技术编号:34377163 阅读:70 留言:0更新日期:2022-07-31 14:04
本发明专利技术属于半导体制造技术领域,具体公开了一种半导体的封装方法及封装结构。包括以下步骤:在基底上开设若干盲孔和若干通孔;在基底底面贴装若干无源器件和若干第二芯片;在基底顶面上贴装若干第一芯片、SAW滤波器和若干无源器件,在每个SAW滤波器下方都安装一个IDT功能区域;在顶面上方包裹一层光敏感材料膜,使每个SAW滤波器底部形成空腔结构;去除顶面通孔上的光敏感材料膜使通孔重新外露;采用塑封工艺处理基底,塑封完成后,去除固定盖,转序切割成单颗产品;在每个单颗产品的顶面进行金属镀膜形成金属镀层。本发明专利技术通过在基底顶面的塑封体表面进行金属镀层工艺,可屏蔽不同频段电磁波之间的相互干扰,提高工作稳定性。提高工作稳定性。提高工作稳定性。

A semiconductor packaging method and packaging structure

【技术实现步骤摘要】
一种半导体的封装方法及封装结构


[0001]本专利技术属于半导体器件

功率放大器制造
,具体涉及一种半导体的封装方法及封装结构。

技术介绍

[0002]功率放大器(Power Amplifier,简称PA)是一部手机最关键的器件之一,它直接决定了手机无线通信的距离、信号质量,甚至待机时间,是整个射频系统中除基带外最重要的部分。手机里面功率放大器的数量随着2G、3G、4G、5G逐渐增加,所需的功率放大器芯片越来越多。尤其随着5G通信技术的快速发展,人们对小型化、集成的功率放大器需求也越来越高;在射频方面,因为5G专注于高速连接,需要兼容支持更多的频段。
[0003]而现有技术中,最常见的是将芯片与无源器件(电感、电容等)固定在封装基底上,通过键合RDL(Re

distributed layer)走线实现电学连接。然而仅靠在基底一侧贴装芯片及元器件的封装方式集成度低,整体模块封装尺寸大,无法满足芯片小型化需求。或者,采用常规的双面封装工艺,可增加芯片的使用空间,但塑封工艺的复杂程度及塑封模具的投资成本就会成倍增加。或者,将滤波器额外封装成独立器件后再与PA芯片相连,亦会导致加工成本高且封装工艺繁琐。或者,将无源被动器件集成于有机衬底上,会产生材料间热膨胀系数的不匹配而加速产品性能的失效。另外,由于声表面滤波器(surface acoustic wave filter,SAW Filter)的机械结构非常脆弱,且叉指换能器(interdigital transducer,IDT)功能区域非常敏感,静电、灰尘和湿气接触都会损坏芯片性能,常规的将滤波器与无源器件集成的方式并不适用于声表面滤波器。同时,多种PA芯片集成于一封装体,其不同频段信号之间的相互干扰,也会降低信号的传输性能。

技术实现思路

[0004]本专利技术目的在于提供一种半导体的封装方法及封装结构,用来搭载多个不同滤波器件,且能够直接贴装更多的电容电感,使得模组封装尺寸可以变得更小,同时满足保证信号强度,提高声表面滤波器的耐用度。
[0005]为实现上述目的,本专利技术采用如下技术方案予以实现:
[0006]第一方面,一种半导体的封装方法,包括以下步骤:
[0007]在基底上开设若干盲孔和若干通孔;
[0008]在基底底面贴装若干无源器件和若干第二芯片;
[0009]在基底顶面上贴装若干第一芯片、SAW滤波器和若干无源器件,在每个SAW滤波器下方都设置有IDT功能区域;
[0010]在基底顶面上方包裹一层光敏感材料膜,使每个SAW滤波器底部形成空腔结构;
[0011]去除顶面通孔上的光敏感材料膜使通孔重新外露;
[0012]采用塑封工艺处理基底,塑封完成后,转序切割成单颗产品;
[0013]在每个单颗产品的顶面进行金属镀膜形成金属镀层。
[0014]本专利技术的进一步改进在于:所述盲孔设置在基底的顶面和底面用于放置第一芯片、第二芯片或SAW滤波器,所述通孔设置在基底的两侧边缘位置,用于在塑封工艺处理基底时,使塑封料溢流在基底两侧。
[0015]本专利技术的进一步改进在于:所述固定盖为U形,底面水平,两侧宽度与基底相同。
[0016]本专利技术的进一步改进在于:所述光敏感材料膜采用真空层压覆膜工艺安装。
[0017]本专利技术的进一步改进在于:所述光敏感材料膜由聚酰亚胺制成。
[0018]本专利技术的进一步改进在于:在基底顶面上贴装元器件时,先在基底底面下方安装一个固定盖。
[0019]本专利技术的进一步改进在于:在单颗产品的顶面进行金属镀膜时采用PVD金属镀膜工艺。
[0020]本专利技术的进一步改进在于:所述金属镀层为不锈钢、铝或铜。
[0021]本专利技术的进一步改进在于:所述基底为低温共烧陶瓷板。
[0022]第二方面,一种半导体的封装结构,包括基底,所述基底两侧设有若干通孔,所述基底顶面和底面设有若干盲孔,所述基底底面设有若干第二芯片和无源器件,所述基底顶面设有若干第一芯片、无源器件和SAW滤波器,每个SAW滤波器下方均设有IDT功能区域;所述顶面上方包裹一层光敏感材料膜,所述每个IDT功能区域下方都设有空腔,所述基底包裹在塑封料中,所述基底顶面上方设有金属镀层。
[0023]与现有技术相比,本专利技术至少包括以下有益效果:
[0024]本专利技术通过在基底两侧贴装第一芯片、第二芯片及元器件,能集成更多的芯片,整体模块封装尺寸变小;
[0025]本专利技术采用一次塑封作业的的双面封装工艺,降低了塑封工艺的复杂程度及塑封模具的投资成本;
[0026]本专利技术将无源器件和SAW滤波器与芯片直接相连于陶瓷基底两侧,简化封装工艺的同时,也能降低材料间热膨胀系数的不匹配;
[0027]本专利技术对SAW滤波器的封装进行空腔结构的设计,可保护芯片功能区不受外界干扰。
[0028]本专利技术通过在基底顶面的塑封体表面进行金属镀层工艺,可屏蔽不同频段电磁波之间的相互干扰,提高工作稳定性。
附图说明
[0029]构成本专利技术的一部分的说明书附图用来提供对本专利技术的进一步理解,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中:
[0030]图1为本专利技术一种半导体的封装方法的流程图;
[0031]图2为本专利技术一种半导体的封装结构的俯视图;
[0032]图3为本专利技术一种半导体的封装结构的A

A截面图;
[0033]图4为本专利技术一种半导体的封装结构的基底结构示意图;
[0034]图5为本专利技术一种半导体的封装方法中固定盖位置结构示意图;
[0035]图6为本专利技术一种半导体的封装方法中包裹光敏感材料膜时的结构示意图;
[0036]图7为本专利技术一种半导体的封装方法中对基底进行塑封工艺时的结构示意图。
[0037]图中:1、第一芯片;2、SAW滤波器;3、通孔;4、无源器件;5、基底;6、IDT功能区域;7、光敏感材料膜;8、盲孔;9、空腔;10、焊点;11、焊线;12、金属镀层;13、塑封料;14、固定盖;15、第二芯片。
具体实施方式
[0038]下面将参考附图并结合实施例来详细说明本专利技术。需要说明的是,在不冲突的情况下,本专利技术中的实施例及实施例中的特征可以相互组合。
[0039]以下详细说明均是示例性的说明,旨在对本专利技术提供进一步的详细说明。除非另有指明,本专利技术所采用的所有技术术语与本专利技术所属领域的一般技术人员的通常理解的含义相同。本专利技术所使用的术语仅是为了描述具体实施方式,而并非意图限制根据本专利技术的示例性实施方式。
[0040]实施例1
[0041]如图1

3所示,一种半导体的封装方法,包括以下步骤:
[0042]在基底5上开设若干盲孔8和若干通孔3;
[0043]在基底5底面贴装若干无源器件4和若干第二芯片15,并在基本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种半导体的封装方法,其特征在于,包括以下步骤:在基底(5)上开设若干盲孔(8)和若干通孔(3);在基底(5)底面贴装若干无源器件(4)和若干第二芯片(15);在基底(5)顶面上贴装若干第一芯片(1)、SAW滤波器(2)和若干无源器件(4),在每个SAW滤波器(2)下方设置有IDT功能区域(6);在基底(5)顶面上方包裹一层光敏感材料膜(7),使每个SAW滤波器(2)底部形成空腔(9)结构;去除顶面通孔(3)上的光敏感材料膜(7)使通孔(3)重新外露;采用塑封工艺处理基底(5),塑封完成后,转序切割成单颗产品;在每个单颗产品的顶面进行金属镀膜形成金属镀层(12)。2.根据权利要求1所述的一种半导体的封装方法,其特征在于,在基底(5)顶面上贴装元器件时,先在基底(5)底面下方安装一个固定盖(14)。3.根据权利要求1所述的一种半导体的封装方法,其特征在于,所述盲孔(8)设置在基底(5)的顶面和底面用于放置第一芯片(1)、第二芯片(15)或SAW滤波器(2),所述通孔(3)设置在基底(5)的两侧边缘位置,用于在塑封工艺处理基底(5)时,使塑封料(13)溢流在基底(5)两侧。4.根据权利要求2所述的一种半导体的封装方法,其特征在于,所述固定盖(14)为U形,底面水平,两侧宽度与基底(5)相...

【专利技术属性】
技术研发人员:巫碧勤陈兴隆庞宝龙
申请(专利权)人:华天科技南京有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1