脉冲信号产生电路及存储器制造技术

技术编号:33200047 阅读:21 留言:0更新日期:2022-04-24 00:35
本发明专利技术提供一种脉冲信号产生电路及存储器,包括:第一PMOS管的源极连接电源电压,栅极连接时钟信号的反信号,漏极与第一NMOS管的漏极连接;第一NMOS管的栅极连接第一复位信号的反信号,源极接地;锁存单元的输入端连接第一PMOS管的漏极,输出端触发信号,当时钟信号为高电平时对第一PMOS管漏极的信号进行锁存;第一脉冲信号产生模块,当触发信号为低电平时将第一复位信号设置为高电平,当触发信号为高电平时对第一复位信号缓慢放电,基于两者的与运算得到第一脉冲信号。本发明专利技术的脉冲信号不受外部时钟频率影响,稳定性高,且可使NOR FLASH数据读取工作在更宽的频率范围内。据读取工作在更宽的频率范围内。据读取工作在更宽的频率范围内。

【技术实现步骤摘要】
脉冲信号产生电路及存储器


[0001]本专利技术涉及半导体存储器领域,特别是涉及一种脉冲信号产生电路及存储器。

技术介绍

[0002]当前时代下,随着科学技术的发展,电子产品的应用越来与广泛。由于数据读取快,NOR FALSH一直被广泛应用于各种电子产品当中,如摄像头、路由器、蓝牙耳机等。对于NOR FLASH而言,提高数据读取的稳定性,一直都是NOR FLASH优化改进的方向。
[0003]独立式NOR FLASH产品大都应用SPI接口协议,其中一根线是输入数据读取所需要的时钟信号。为了让独立式存储器产品应用的更为广泛,所输入的时钟频率也有很宽的范围。传统的灵敏放大器都需要通过外部时钟来产生相应的脉冲来控制灵敏放大器预充电、放电、数据读取的过程。不同频率的时钟可能会对内部灵敏放大器的使用有一定的影响,导致其钳位电压不够稳定,偏高或者偏低,读取数据很容易发生错误。
[0004]因此,如何为灵敏放大器提供稳定的脉冲控制信号、不受外部时钟频率的影响、提高数据读取的稳定性,已成为本领域技术人员亟待解决的问题之一。

技术实现思路

[0005]鉴于以上所述现有技术的缺点,本专利技术的目的在于提供一种脉冲信号产生电路及存储器,用于解决现有技术中脉冲控制信号不稳定,易受外部时钟频率影响、数据读取稳定性差等问题。
[0006]为实现上述目的及其他相关目的,本专利技术提供一种脉冲信号产生电路,用于控制灵敏放大器,所述脉冲信号产生电路至少包括:
[0007]触发信号产生模块及连接于所述触发信号产生模块输出端的第一脉冲信号产生模块;
[0008]所述触发信号产生模块包括第一PMOS管、第一NMOS管及锁存单元,所述第一PMOS管的源极连接电源电压,栅极连接时钟信号的反信号,漏极与所述第一NMOS管的漏极连接;所述第一NMOS管的栅极连接第一复位信号的反信号,源极接地;所述锁存单元的输入端连接所述第一PMOS管及所述第一NMOS管的漏极,输出端触发信号,当所述时钟信号为高电平时对所述第一PMOS管及所述第一NMOS管漏极的信号进行锁存;
[0009]所述第一脉冲信号产生模块接收所述触发信号,当所述触发信号为低电平时将所述第一复位信号设置为高电平,当所述触发信号为高电平时对所述第一复位信号缓慢放电,基于所述触发信号与所述第一复位信号的与运算得到第一脉冲信号。
[0010]可选地,所述锁存模块包括第一反相器、第二反相器、第三反相器及第一开关,所述第一反相器的输入端连接所述第一PMOS管及所述第一NMOS管的漏极;所述第二反相器的输入端连接所述第一反相器的输出端,输出端经由所述第一开关连接所述第一反相器的输入端;所述第三反相器的输入端连接所述第一反相器的输出端及所述第二反相器的输入端,输出所述触发信号。
[0011]可选地,所述第一脉冲信号产生模块包括第二PMOS管、第二NMOS管、第一电阻、第一电容及与第一逻辑单元;所述第二PMOS管的源极连接所述电源电压,栅极连接所述触发信号,漏极经由所述第一电阻连接所述第二NMOS管的漏极;所述第二NMOS管的栅极连接所述触发信号,源极接地;所述第一电容的上极板连接所述第二PMOS管的漏极,下极板接地;所述第一与逻辑单元的第一输入端连接所述触发信号,第二输入端连接所述第一电容的上极板,输出所述第一脉冲信号。
[0012]更可选地,所述第一脉冲信号为放电控制信号。
[0013]更可选地,所述脉冲产生电路还包括第二脉冲信号产生模块,所述第二脉冲信号产生模块接收所述第一脉冲信号的反信号,当所述第一脉冲信号的反信号为低电平时产生高电平的第二复位信号,当所述第一脉冲信号的反信号为高电平时对所述第二复位信号缓慢放电,基于所述第一脉冲信号的反信号与所述第二复位信号的与运算得到第二脉冲信号。
[0014]更可选地,所述第二脉冲信号产生模块包括第三PMOS管、第三NMOS管、第二电阻、第二电容及第二与逻辑单元;所述第三PMOS管的源极连接所述电源电压,栅极连接所述第一脉冲信号的反信号,漏极经由所述第二电阻连接所述第三NMOS管的漏极;所述第三NMOS管的栅极连接所述第一脉冲信号的反信号,源极接地;所述第二电容的上极板连接所述第三PMOS管的漏极,下极板接地;所述第二与逻辑单元的第一输入端连接所述第一脉冲信号的反信号,第二输入端连接所述第二电容的上极板,输出所述第二脉冲信号。
[0015]更可选地,所述第二脉冲信号为预充电控制信号。
[0016]更可选地,所述脉冲产生电路还包括第三脉冲信号产生模块,所述第三脉冲信号产生模块接收所述第二脉冲信号的反信号,当所述第二脉冲信号的反信号为低电平时产生高电平的第三复位信号,当所述第二脉冲信号的反信号为高电平时对所述第三复位信号缓慢放电,基于所述第二脉冲信号的反信号与所述第三复位信号的与运算得到第三脉冲信号。
[0017]更可选地,所述第三脉冲信号产生模块包括第四PMOS管、第四NMOS管、第三电阻、第三电容及第三与逻辑单元;所述第四PMOS管的源极连接所述电源电压,栅极连接所述第二脉冲信号的反信号,漏极经由所述第三电阻连接所述第四NMOS管的漏极;所述第四NMOS管的栅极连接所述第二脉冲信号的反信号,源极接地;所述第三电容的上极板连接所述第四PMOS管的漏极,下极板接地;所述第三与逻辑单元的第一输入端连接所述第二脉冲信号的反信号,第二输入端连接所述第三电容的上极板,输出所述第三脉冲信号。
[0018]更可选地,所述第三脉冲信号为灵敏放大器使能信号。
[0019]为实现上述目的及其他相关目的,本专利技术提供一种存储器,所述存储器至少包括:NOR FLASH存储阵列,灵敏放大器及上述脉冲产生电路;
[0020]所述NOR FLASH存储阵列用于存储数据;
[0021]所述灵敏放大器连接于所述NOR FLASH存储阵列的输出端,用于读出所述NOR FLASH存储阵列的输出信号;
[0022]所述脉冲产生电路产生控制所述灵敏放大器的脉冲信号。
[0023]如上所述,本专利技术的脉冲信号产生电路及存储器,具有以下有益效果:
[0024]本专利技术的脉冲信号产生电路及存储器产生了不受外部时钟频率影响的脉冲信号,
解决了传统灵敏放大器受外部时钟影响所产生的稳定性问题,且可以让NOR FLASH数据读取工作在更宽的频率范围内。
附图说明
[0025]图1显示为本专利技术的触发信号产生模块的结构示意图。
[0026]图2显示为本专利技术的第一脉冲信号产生模块的结构示意图。
[0027]图3显示为本专利技术的第二脉冲信号产生模块的结构示意图。
[0028]图4显示为本专利技术的第三脉冲信号产生模块的结构示意图。
[0029]图5显示为本专利技术的第一脉冲信号、第二脉冲信号、第三脉冲信号与时钟信号的波形示意图。
[0030]图6显示为本专利技术的存储器的结构示意图。
[0031]元件标号说明
[0032]1ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种脉冲信号产生电路,用于控制灵敏放大器,其特征在于,所述脉冲信号产生电路至少包括:触发信号产生模块及连接于所述触发信号产生模块输出端的第一脉冲信号产生模块;所述触发信号产生模块包括第一PMOS管、第一NMOS管及锁存单元,所述第一PMOS管的源极连接电源电压,栅极连接时钟信号的反信号,漏极与所述第一NMOS管的漏极连接;所述第一NMOS管的栅极连接第一复位信号的反信号,源极接地;所述锁存单元的输入端连接所述第一PMOS管及所述第一NMOS管的漏极,输出端触发信号,当所述时钟信号为高电平时对所述第一PMOS管及所述第一NMOS管漏极的信号进行锁存;所述第一脉冲信号产生模块接收所述触发信号,当所述触发信号为低电平时将所述第一复位信号设置为高电平,当所述触发信号为高电平时对所述第一复位信号缓慢放电,基于所述触发信号与所述第一复位信号的与运算得到第一脉冲信号。2.根据权利要求1所述的脉冲信号产生电路,其特征在于:所述锁存模块包括第一反相器、第二反相器、第三反相器及第一开关,所述第一反相器的输入端连接所述第一PMOS管及所述第一NMOS管的漏极;所述第二反相器的输入端连接所述第一反相器的输出端,输出端经由所述第一开关连接所述第一反相器的输入端;所述第三反相器的输入端连接所述第一反相器的输出端及所述第二反相器的输入端,输出所述触发信号。3.根据权利要求1所述的脉冲信号产生电路,其特征在于:所述第一脉冲信号产生模块包括第二PMOS管、第二NMOS管、第一电阻、第一电容及与第一逻辑单元;所述第二PMOS管的源极连接所述电源电压,栅极连接所述触发信号,漏极经由所述第一电阻连接所述第二NMOS管的漏极;所述第二NMOS管的栅极连接所述触发信号,源极接地;所述第一电容的上极板连接所述第二PMOS管的漏极,下极板接地;所述第一与逻辑单元的第一输入端连接所述触发信号,第二输入端连接所述第一电容的上极板,输出所述第一脉冲信号。4.根据权利要求1

3任意一项所述的脉冲信号产生电路,其特征在于:所述第一脉冲信号为放电控制信号。5.根据权利要求1

3任意一项所述的脉冲信号产生电路,其特征在于:所述脉冲产生电路还包括第二脉冲信号产生模块,所述第二脉冲信号产生模块接收所述第一脉冲信号的反信号,当所述第一脉冲信号的反信号为低电平时产生高电平的第二复位信号,当所述第一脉冲信号的反信号为高电平时对所述第二复位信号缓慢放电,...

【专利技术属性】
技术研发人员:沈一鹤黄秋钰孙英
申请(专利权)人:中天弘宇集成电路有限责任公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1