一种带预充电功能的低功耗电源系统及其控制方法技术方案

技术编号:32890868 阅读:17 留言:0更新日期:2022-04-02 12:34
本发明专利技术公开了一种带预充电功能的低功耗电源系统及其控制方法,包括依次连接的超低功耗LDO模块、DCDC模块、LC滤波器及LDO模块,还包括预充电电路,预充电电路包括偏置产生电路、放大器、限流元件及开关管,系统供电电压为偏置产生电路及放大器供电,偏置产生电路输出端连接放大器反相输入端,开关管输入端通过限流元件连接系统供电电压,开关管输出端连接放大器同相输入端和LC滤波器输出端,开关管的驱动端连接放大器输出端。本发明专利技术在睡眠过程中对电容进行预充电,使得输出电压近似正常工作输出电压,唤醒时不会产生过大的脉冲电流,不会影响电子产品的EMI电磁干扰规范认证,降低了产品的平均功耗。品的平均功耗。品的平均功耗。

【技术实现步骤摘要】
一种带预充电功能的低功耗电源系统及其控制方法


[0001]本专利技术涉及集成电路设计领域,尤其涉及一种带预充电功能的低功耗电源系统及其控制方法。

技术介绍

[0002]低功耗产品应用中,电源系统通常会带有DCDC(直流转直流电压转化器)模块来节省功耗,电源系统还会带有睡眠唤醒功能,当系统无需工作时,电源系统可掉电部分掉电,最大限度的节省功耗。
[0003]传统的带DCDC模块的低功耗电源睡眠唤醒系统,如图1所示,假设芯片供电电压为VDD,当芯片正常工作时,芯片供电输入DCDC_IN分别给超低功耗LDO(低压差线性稳压器)与集成DCDC模块供电,低功耗LDO输出为Vlp,为不掉电模块供电,DCDC模块输出通过电感L和电容C1滤波后降压为DCDC_OUT,假设电压值为V1,DCDC_OUT一方面给DCDC模块提供反馈信号接到内部电阻R2,另一方面给集成LDO提供供电电压,LDO输出为Vcore,为低压电路供电。Vlp下的时钟振荡器提供计时时钟,状态控制逻辑用于控制芯片各个模块的开启与关闭。当芯片进入睡眠状态时,DCDC模块关闭,P1、N1管处于关闭状态,DCDC_OUT处于放电状态,电容C1上的电压下降为0,即此时LDO的供电电压降低为0,LDO的输出Vcore也将降为0,系统达到低功耗睡眠状态。当系统需要重新唤醒时,由于LDO和DCDC模块内部的参考产生等电路的供电此时为0,所以根据超低功耗下的不掉电控制逻辑,首先必须将DCDC模块的PMOS管P1打开,通过电感对片外电容C1进行充电至VDD,然后再打开LDO和DCDC模块,此时DCDC才能正常工作,输出DCDC_OUT逐渐由VDD下降到V1。
[0004]如图2所示,0到t1时刻,芯片处于正常工作状态,DCDC_OUT为,LDO输出电压Vcore为V2,芯片工作电流为I1;t1到t2时刻,芯片处于睡眠状态,DCDC_OUT由V1下降到0,LDO输出电压由V2下降到0,芯片睡眠电流为I2,I2由不可掉电部分工作电流组成;t2到t3时刻,芯片处于唤醒状态,DCDC_OUT由0上升到供电电压VDD,LDO输出电压由0上升到V2,芯片电流由I2迅速上升到I3,假设P1导通电阻为R,忽略电感与电容的作用,I3约等于;t3到t4时刻,DCDC_OUT逐渐由VDD下降到V1,LDO输出电压保持V2不变,芯片电流由I3迅速下降到I4,I4为DCDC未开启时的芯片电流;t4时刻后,DCDC输出V1,芯片恢复正常工作状态。
[0005]但是,这种低功耗电源系统的睡眠唤醒过程存在以下几个缺点:1、唤醒过程中,电流I3由电源电压和P1导通电阻决定,过大的脉冲电流大小会影响到电子产品的EMI电磁干扰规范认证。
[0006]2、在反复的睡眠与唤醒过程中,电容C1上的电荷反复的被充放,这些能量并没有被电路所消耗,为无用功耗,增加了产品的平均功耗。
[0007]3、DCDC模块在t2到t4时刻,没有工作,没有起到降低功耗的作用。

技术实现思路

[0008]专利技术目的:为了解决现有技术中低功耗电源系统在睡眠后的唤醒过程中,充电脉冲电流过大导致电磁干扰、以及造成额外功耗损失的问题,本专利技术提供一种带预充电功能的低功耗电源系统及其控制方法。
[0009]技术方案:一种带预充电功能的低功耗电源系统,包括超低功耗LDO模块、DCDC模块、LC滤波器、LDO模块及预充电电路,所述超低功耗LDO模块、DCDC模块、LC滤波器、LDO模块依次连接,所述预充电电路包括偏置产生电路、放大器、限流元件及开关管,系统供电电压为偏置产生电路及放大器供电,偏置产生电路输出端连接放大器反相输入端,开关管输入端通过限流元件连接系统供电电压,开关管输出端连接放大器同相输入端和LC滤波器的输出端,开关管的驱动端连接放大器输出端。
[0010]进一步地,所述放大器的供电负端连接最低电位或LC滤波器的输出端。
[0011]进一步地,所述限流元件为电阻,所述开关管为第一PMOS管,第一PMOS管的输入端为源极,第一PMOS管的输出端为漏极,第一PMOS管的驱动端为栅极。
[0012]进一步地,所述放大器为差分电压放大器,所述偏置产生电路包括第二PMOS管和第三PMOS管,第二PMOS管的栅极与放大器的偏置端均连接超低功耗LDO输出的偏置电压,第二PMOS管漏极与第三PMOS管源极连接放大器反相输入端,第二PMOS管源极接系统供电电压,第三PMOS管栅极连接超低功耗LDO输出电压,第三PMOS管漏极接地。
[0013]进一步地,LDO模块、DCDC模块开启时,预充电电路关闭;LDO模块、DCDC模块关闭时,预充电电路开启。
[0014]进一步地,还包括不掉电模块,所述不掉电模块连接超低功耗LDO的输出端。
[0015]一种上述带预充电功能的低功耗电源系统的控制方法,包括以下步骤:当从正常工作状态进入睡眠状态时,LDO模块及DCDC模块关闭,预充电电路开启;当从睡眠状态被唤醒,进入正常工作状态时,LDO模块及DCDC模块开启,预充电电路关闭。
[0016]本专利技术提供一种带预充电功能的低功耗电源系统及其控制方法,相比较现有技术,存在以下有益效果:1、在睡眠过程中,对电容进行预充电,使得输出电压近似正常工作时输出的电压值,电容上的电压几乎保持正常工作的输出电压不变,在唤醒时,无需对电容充电,直接打开LDO与DCDC模块,芯片即可进入正常工作状态。由于唤醒时不会对电容充电,不会产生过大的脉冲电流,因此不会影响到电子产品的EMI电磁干扰规范认证;2、由于电容上的电荷不会反复被充放,不会产生多余的无用功耗,降低了产品的平均功耗;3、DCDC模块从唤醒时刻起就打开工作,直到开始进入睡眠状态,增加了DCDC模块工作的时长,进一步提升降低功耗的效果。
附图说明
[0017]图1是传统的带DCDC模块的低功耗电源睡眠唤醒系统结构示意图;图2是芯片在睡眠唤醒和正常工作状态切换时节点的变化行为示意图;图3是实施例一带预充电功能的低功耗电源系统的示意图;
图4是实施例一预充电电路的一种具体电路的原理图;图5是实施例一中芯片在睡眠唤醒和正常工作状态切换时节点的变化行为示意图;图6是实施例二带预充电功能的低功耗电源系统的示意图。
具体实施方式
[0018]下面结合附图和具体实施例对本专利技术做进一步解释说明。
[0019]实施例一:如图3,一种带预充电功能的低功耗电源系统,包括超低功耗LDO模块、DCDC模块、LC滤波器、LDO模块及预充电电路,所述超低功耗LDO模块、DCDC模块、LC滤波器、LDO模块依次连接。系统供电电压DCDC_IN为超低功耗LDO与DCDC模块供电,超低功耗LDO输出电压Vlp,为不掉电模块及DCDC内的控制逻辑单元提供电压。DCDC模块的输出连接电感L与电容C1构成的LC滤波器,滤波后的电压为LDO模块供电,LDO模块输出Vcore,为低压电路供电。
[0020]如图3中的预充电电路,所述预充电电路包括偏置产生电路本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种带预充电功能的低功耗电源系统,其特征在于,包括超低功耗LDO模块、DCDC模块、LC滤波器、LDO模块及预充电电路,所述超低功耗LDO模块、DCDC模块、LC滤波器、LDO模块依次连接,所述预充电电路包括偏置产生电路、放大器、限流元件及开关管,系统供电电压为偏置产生电路及放大器供电,偏置产生电路输出端连接放大器反相输入端,开关管输入端通过限流元件连接系统供电电压,开关管输出端连接放大器同相输入端和LC滤波器输出端,开关管的驱动端连接放大器输出端。2.根据权利要求1所述的带预充电功能的低功耗电源系统,其特征在于,所述放大器的供电负端连接最低电位或LC滤波器的输出端。3.根据权利要求1或2所述的带预充电功能的低功耗电源系统,其特征在于,所述限流元件为电阻,所述开关管为第一PMOS管,第一PMOS管的输入端为源极,第一PMOS管的输出端为漏极,第一PMOS管的驱动端为栅极。4.根据权利要求1或2所述的带预充电功能的低功耗电源系统,其特征在于,所述放大器为差分电压放大器,...

【专利技术属性】
技术研发人员:黄鹤
申请(专利权)人:南京沁恒微电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1