【技术实现步骤摘要】
一种集成芯片
[0001]本专利技术涉及集成电路
,特别是涉及一种集成芯片。
技术介绍
[0002]人工智能和5G NR等领域的快速技术迭代和演进对专用集成电路(ASIC)的灵活性提出挑战。已有方案是,ASIC搭配现场可编程逻辑门阵列(FPGA)或ASIC内嵌嵌入式现场可编程逻辑门阵列(eFPGA)的部分可编程架构:在ASIC上实现相对固定系统功能;在FPGA或eFPGA上实现技术迭代和演进线路的可变系统功能。
[0003]FPGA或eFPGA承载系统关键功能,通常同时要求与ASIC的广泛连接,以及与外部大规模存储器的高带宽连接。现有技术如图1a,独立存储访问的部分可编程架构:建立FPGA或eFPGA与ASIC连接(图1a.AM1)以及ASIC与大规模存储器例如DRAM连接(图1a.AM2)基础上,并增加FPGA或eFPGA与大规模存储器(图1a.AM3),这需要使用更多FPGA或eFPGA的IO接口,并导致功耗增加。现有技术如图1b,使用总线建立ASIC、大规模存储器及FPGA或eFPGA的连接,避免了独立存 ...
【技术保护点】
【技术特征摘要】
1.一种集成芯片,其特征在于,包括:第一逻辑组件,所述第一逻辑组件包括:第一可编程门阵列组合,包括至少一个第一可编程门阵列组件;第一专用集成电路阵列组件,所述第一专用集成电路阵列组件与至少一个所述第一可编程门阵列组件位于同一层;第一接口模块,包括第一键合引出区域;所述第一专用集成电路阵列组件以及至少一个所述第一可编程门阵列组件通过内部金属层与所述第一接口模块连接;第一存储阵列组件,所述第一存储阵列组件设置有第二键合引出区域,所述第二键合引出区域和所述第一键合引出区域构成三维异质集成互连,以将所述可编程门阵列组合、所述第一专用集成电路阵列组件与所述第一存储阵列组件上的互连信号连接在一起。2.根据权利要求1所述的集成芯片,其特征在于,所述第一接口模块靠近所述第一可编程门阵列组件的一侧具有接口路由单元;所述第一可编程门阵列组件的可编程功能模块通过所述内部金属层引出至所述第一可编程门阵列组件靠近所述第一接口模块的一侧且连接所述接口路由单元。3.根据权利要求2所述的集成芯片,其特征在于,所述第一可编程门阵列组件包括:可编程路由网络,至少一个所述第一可编程门阵列组件通过内部金属层与所述可编程路由网络互连,并通过所述可编程路由网络连接至所述接口路由单元。4.根据权利要求1所述的集成芯片,其特征在于,所述第一接口模块数量至少为二,两个所述第一接口模块与所述第一可编程门阵列组件间隔设置。5.根据权利要求1所述的集成芯片,其特征在于,所述第一可编程门阵列组件为现场可编程门阵列(Field
‑
Programmable Gate Array,FPGA);或嵌入式现场可编程门阵列(Embedded Field
‑
Programmable Gate Array,eFPGA)。6.根据权利要求1所述的集成芯片,其特征在于,所述集成芯片还包括:物理层,所述物理层用于实现所述第一可编程门阵列组件、所述第一专用集成电路阵列组件与所述第一存储阵列组件之间的电平转换;所述物理层设置于所述第一接口模块上。7.根据权利要求1所述的集成芯片,其特征在于,所述集成芯片还包括:存储控制单元,所述存储控制单元设置于所述第一接口模块上;或者所述存储控制单元设置于所述第一可编程门阵列组件靠近所述第一接口的位置处;或者所述存储控制单元设置于所述第一专用集成电路阵列组件靠近所述第一接口的位置处;或者所述存储控制单元设置于所述...
【专利技术属性】
技术研发人员:郭一欣,周骏,左丰国,马亮,
申请(专利权)人:西安紫光国芯半导体有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。