磁记录装置制造方法及图纸

技术编号:3072340 阅读:148 留言:0更新日期:2012-04-11 18:40
把一个终端电路包括一对二极管互相以相对的极性相接跨接在磁头两端。当磁头两端的电位差在记录电流的转换时间急剧地变化至等于或高于二极管的击穿电压时,任一二机管击穿,一部分记录电流流向终端电路。结果,急剧变化引起的振铃被消除。当磁头的电位差低于二极管的击穿电压时,任一二极管被反向偏置,终端电路保持高阻抗。流向磁头的记录电流不会外流至终端电路。防止了读和写特性的变坏。(*该技术在2015年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及用于软盘设备和磁带录像机的磁记录设备的改进。附图说明图1示出一个典型的现有技术。在磁头1的终端2和3,提供了一个供给磁头1记录电流的差分电路4。差分电路4包括一个第一NPN型晶体管5和一个第二NPN型晶体管6。晶体管5和晶体管6的集电极分别接至终端2和3,而一个恒流源7接至它们的发射极。接收记录信号的门8a和8b分别接至晶体管5和6的基极。一个读出电路9接至终端2和3,通过磁头1读出记录的信号。磁头1被供以电源电压。在终端2和3之间提供了一个阻尼电阻10,它是用来减弱后面述及的振铃的。现在我们将描述阻尼电阻10的工作。图2显示的是辅助解释阻尼电阻10的工作情况的波形图。图2的(1)示出一个通过门8a供给晶体管与基极的记录信号A的波形。写信号A在门8b处被倒相从而在图2的(2)获得记录信号B的波形。记录信号B供给晶体管6的基极。例如,在时间t0处,写信号A是高电平而写信号B是低电平,因此第一晶体管5保持导通状态而第二晶体管6保持截止状态。从而,一个按箭头a(见图1)的方向流动的写电流流向磁头1。在时间t1处,写信号A的电平从高变至低而写信号B的电平从低变至高,从而,第一晶体管5从导通状态转换为截止状态而第二晶体管6则由截止状态转换为导通状态。在这一时间,在磁头1按箭头a的方向流动的电流现在按箭头b的方向流动,因此如图2的(3)所示,终端2的电位在瞬时地产生反电动势VI之后大体上保持恒定不变。在时间t2处,写信号A的电平由低变至高而写信号B的电平由高变至低,因此,第二晶体管6由导通状态变为截止状态而第一晶体管5则由截止状态变为导通状态。在这一时间,在磁头1处按箭头b的方向流动的电流现在以箭头a的方向流动,因此,如图2的(4)所示,终端3的电位在瞬时地产生反电动势V2之后大体上保持恒定不变。磁头1被供以写电流如图2的(4)所示。在差分电路4的转换特定时间处(如t1,t2……),由于波形上升沿反电动势的瞬戊现象引起振荡,即产生如图2的(3)和(4)以R1和R2显示的振铃现象。如图2的(5)所示,这种振铃(ringing)会影响流向磁头1的写电流的波形,由此导致写特性变坏。这种振铃通过阻尼电阻10可被缓冲至一定程度。那就是,当振铃产生时,流向磁头1的记录电流的一部分通过阻尼电阻10流向差分电路4,从而可使振铃减弱。例如,在时间t2处,按箭头a的方向流向磁头1的电流开始按箭头b的方向流动。按箭头a的方向流动的电流的一部分通过阻尼电阻10流向终端3,因此,由于在终端3处产生的反电动势V2可使振铃减弱至一定的程度。进一步说,即使在终端2和3在那里产生反电动势之后保持恒定电压的情况下出现了一个不需要的电压,这个不需要的电压由于漏电流流经阻尼电阻10而可被减弱。不过,由于通常的阻尼电阻10具有约4kΩ的较高阻值,流向阻尼电阻10的漏电流较小,因此它不可能充分地减弱振铃。为了解决这一问题,可考虑减小阻尼电阻10的阻值。图3图解地示出终端2和3之间的电压(在下面,此电压将被称作终端电压)和流向阻尼电阻10的漏电流之间的相互关系。图3中的斜线L1表示通常的阻尼电阻10在高阻值情况下的上述相互关系。图3中的斜线L2表示阻尼电阻10减小(尤其是,阻值减至2KΩ为通常阻值的一半)情况下的上述相互关系。从图3上明显看出,通过减小阻尼电阻10的阻值,流向磁头1的不需要电流的漏电流的总量即流向阻尼电阻10的漏电流增加,从而可使振铃去除。不过,当阻尼电阻的阻值减小时,虽然可使振铃消除,但写电流的转换被延迟,致使写特性变坏。图2的(6)和(7)显示当阻尼电阻以低阻值应用时,辅助解释写操作执行时的波形图。图2的(6)表示终端3的电位,图2的(7)表示流向磁头1的写电流。在这种情况下,虽然如图2的(6)所示振铃由于反电动势而被消除,但反电动势的下落(升起)被延迟和写电流的升起(下落)如图2的(7)所示也被延迟。写电流的转换被延迟的原因是由于阻尼电阻10的阻值低,本应流向磁头1的记录电流通过阻尼电阻10外流至终点2或3之故。这样,当阻尼电阻10的阻值低时,虽然振铃可被消除,但电流的转换被延迟,以致写特性变坏。进一步讲,在这种情况下,阻尼电阻10的阻值对磁头1的阻抗来讲是不可忽略的,它可导致读特性变坏诸如在读出电路中的重现输出(终端2和3之间的电位差)降低。另一方面,当把阻尼电阻10的阻值增加时,如上所述流向阻尼电阻的电流的总量减小,以致不能充分地消除振铃。本专利技术的目的在于一种磁记录装置,它能防止写和读特性的变坏,并可防止在写时振铃的产生。为了达到上述目的,本专利技术的一种磁记录装置具有将磁头中心联接至恒定电位的装置;差分联接的晶体管,其控制电极被供以写信号;将差分晶体管的输出电极联接磁头两端的装置;以及一个包括一对极性相对连接的PN结跨接于磁头两端的终端电路。当跨于磁头两端的电压差在记录的某一时间变至预定的水平或超过时,终端电路就被启动。根据本专利技术,由于终端电路包括一对PN结的联接,互相间具有相对的极性,它被跨接于磁头的两端,当磁头两端的电位差低于PN结的击穿电压时,PN结的任何一个被反向偏置,因此,终端电路保持高阻抗。其结果是在这样安排的范围内,读取写特性由于流向磁头的记录电流没有外流至终端电路而免于变坏。另一方面,当磁头两端的电位差在写电流的转换时间急剧地变至等于或超过PN结的击穿电压时,PN结的任何一个击穿,因此,记录电流的一部分外流通过终端电路。其结果由于急剧变化引起振铃被消除。本专利技术的这个和其他目的以及其特点等将从下列描述,结合最佳实施例并参照附图,变得更为清楚。在附图中图1为一电路图表示一个典型的普通的磁记录装置;图2表示辅助解释一个普通的磁记录装置工作情况的波形图;图3以曲线图表示流向阻尼电阻的漏电流的相互关系图;图4为一电路图示本专利技术的实施例的一个磁记录装置的电路;图5是解释图4的工作情况的波形图;图6是辅助解释终端电路工作情况的曲线图;图7是本专利技术的第二实施例安排的电路图;图8是本专利技术的第三实施例结构的电路图;图9是本专利技术的第四实施例结构的电路图;图10是本专利技术的第五实施例结构的电路图;图11是本专利技术的第五实施例结构的相关部分的电路图;以及图12是本专利技术第六实施例结构的电路图。图4是本专利技术一个实施例的磁记录装置的结构电路图。在磁头11的终端12和13,提供了一个差分放大电路14用以供给磁头11以写电流。差分电路14包括一个第一NPN型晶体管15和一个第二NPN型晶体管16。晶体管15和16的集电极分别接至终端12和13,而其发射极与一个恒定电流源17相联接。接收写信号的门18a和18b分别联接至晶体管15和16的基极。一个读出电路19联接至终端12和13用以读出通过磁头11记录的信号。磁头11通过接点21被供以电源电压+B。在终端12和13之间提供了一个阻尼电阻22用以减弱写电流的振铃。阻尼电阻22具有较高的阻值,例如接近于10KΩ。终端电路25包括一对二极管23和24,它与阻尼电阻22并联相接。二极管23和24以相互间反相极性联接。二极管23和24在这个具体电路中互相在阴极处相联接,它们也可以在阳极处相联接。在这个具体电路中二极管23和24的PN结用作终端电路25,而如图11所示的举例,晶体管Q1和本文档来自技高网...

【技术保护点】
一个磁记录装置,包括:联接磁头的中心至一个恒定电位的装置;差分联接的晶体管,它的控制极被供以写信号;联接差分晶体管的输出电极跨接于磁头两端的装置;以及一个终端电路包括一对PN结互相以相对的极性联接跨接于磁头两端,其中,所 说的终端电路当磁头两端的电位差在写的时候变至预定的水平或超过时被启动。

【技术特征摘要】
JP 1995-5-20 106833/941.一个磁记录装置,包括联接磁头的中心至一个恒定电位的装置;差分联接的晶体管,它的控制极被供以写信号;联接差分晶体管的输出电极跨接于磁头两端的装置;以及一个终端电路包括一对PN结互相以相对的极性联接跨接于磁头两端,其中,所说的终端电路当磁头两端的电位差在写的时候变至预定的水平或超过时被启动。2.根据权利要求1的磁记录装置,其中,一个阻尼电阻并联于终端电路。3.根据权利要求1的磁记录装置,其中,一个电阻接于该对PN结的中间。4.根据权利要求1的磁记录装置,其中,所说的一对PN结经由地而互相联接。5.一个磁记录装置,包括一个差分放大电路在一对输出终端交替地产生输出电流;一个磁头,差分放大电路的输出接点跨接于它的两端,所说的磁头被差分放大电路的输出电流所驱动;一个阻尼电阻跨接于磁头两端;以及一个终端电路跨接于磁头两端,所说的终端电路在磁头两端的电位差变为一个预定值或超过时被启动。6.根据权利要求5的磁记录装置,其中,所说的终端电路包括一对PN结互相以相对的极性串联相接。7.根据权利要求6的磁记录装置,其中,所说的PN结是二极管。...

【专利技术属性】
技术研发人员:冈本勇次郎
申请(专利权)人:罗姆股份有限公司
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1